# 芝浦工業大学

### 博士学位論文

## プラズマ生成装置の高周波インバータ、 および高周波整合器に関する研究

### 平成 29 年3 月

杉本 一弘

#### 概要

本論文は、機能デバイス、半導体・液晶製造装置における、高周波プラズマ 生成装置に関するものであり、高周波インバータの電力損失の低減、電力変換 効率の向上、および高周波トランスを用いた高周波整合器の広域インピーダン ス整合に関する研究成果をまとめたものである。

高周波プラズマを用いた薄膜形成では、プラズマ化学気相成長(Plasma Chemical Vapor Deposition, Plasma CVD)などが、広く半導体、液晶、太陽電池の 製造に用いられている。近年、工業用途の薄膜コーティングなどにも応用範囲 が広がっている。また、物理気相成長(Physical Vapor Deposition, PVD)工程の前 処理として、自然酸化膜除去(プリクリーン)のために、高周波を用いた高周波 プラズマ処理が広く用いられている。

従来、ホトレジストの剥離処理には、酸性、またはアルカリ性の溶液を用い た液体エッチング処理(ウェットエッチング)など、物理的な反応を伴わない処 理が主流であった。近年は、高周波プラズマを用いて、反応性ガスやエッチン グガス、イオン、ラジカルによって材料をエッチングするドライエッチングが、 半導体、液晶、製造装置において主流となっている。機能デバイスの研究開発 においては、高周波プラズマ技術の重要性が高まっている。

従来、半導体製造装置に多く用いる周波数 13.56 MHz、高周波出力 1 kW の 高周波インバータでは、高周波電力変換効率が約 50 %と低く、約 1 kW の電力 損失が熱に変換される。1 kW の熱量を放熱するには、水冷熱交換機と付帯設備 が必要であり、毎時 200 リットルの冷却水が必要であった。冷却水、付帯設備 による環境負荷、エネルギー消費、経済的な観点からも問題があった。

本研究では、高周波電力損失の低減、電力変換効率の向上を目的として、高 周波出力変成器に着目した。従来、4個の出力変成器を用いて1kWの高周波出 力を得たのに対し、本研究では高効率、高周波出力変成器、高周波出力1kW を実現する回路構成を検討した。

単体で高周波出力 1 kW の高周波インバータを用いることにより、従来の高

i

周波インバータで用いている高周波出力合成器が不要となる。そのため、高周波出力合成器の電力損失の低減を検討した。

高周波出力変成器を単体とするためには、MOS-FET 4 個を並列接続する必要 がある。アキシャル構造プリント基板(PCB)を用いて、MOS-FET 4 個を並列 接続した、プッシュプル型高周波インバータを検討した。

また、高効率、高周波インバータを実現する上で重要な、高周波出力変成器 と高周波出力合成器の高周波における、電力損失、温度について検討した。さ らに、高周波出力変成器を構成する高周波フェライトコアの高周波における電 力損失と温度について評価、検討を行った。

従来、誘導結合プラズマ(ICP)で用いている L 型高周波整合器を用いる ICP ド ライエッチング装置では、高周波プラズマ生成に用いるチャンバー圧力は、0.1 ~13 Pa 程度の低圧であり、10<sup>11</sup> cm<sup>-3</sup>以上の高密度プラズマを得ることができる。 ICP 高周波プラズマは、電磁コイルを用いなくても、高密度プラズマが得られ ることから、現在、半導体エッチング工程では、主流のエッチング方式となっ ている。

機能デバイス製造において、光硬化樹脂(フォトレジスト)を用いた、アル ミ薄膜エッチング処理装置では、エッチングパターンマスクを形成する。プラ ズマ励起によるイオンのダメージ により、フォトレジストの構造が変質すると ともに、プラズマエッチング により揮発したアルミ化合物、アルミ塩化物がフ ォトレジスト側壁に付着し、レジスト残渣やフェンスを形成することが知られ ている。

従来、フォトレジストの剥離処理には、ウェットエッチングを用いた。アル カリ性、あるいは酸性の溶液を用いて剥離処理を行ったフォトレジスト剥離液 には、金属、有機物、ポリマーなど複数の物質が残留し、これらを除去するた めに、中和、イオン交換、活性汚泥、排水といった複雑な処理を必要としてい る。したがって、廃棄処理エネルギー増加、リサイクルに伴うエネルギー消費、 埋め立て廃棄物増加の問題や魚毒性など、大きな環境問題を抱えている。

環境負荷の低減、省エネルギー、経済性向上の観点から、アルミエッチング

ii

で用いるアッシング処理技術の向上は、半導体デバイスを形成する上で大きな 課題となっていた。

本研究で用いたプラズマアッシング処理は、エッチングプロセスステップの 低減や高周波プラズマ処理での環境負荷低減、省エネルギーに大きく貢献でき る技術である。

従来のL型高周波整合器では、プロセスチャンバーの圧力、反応ガスの種類、温度、ウエハー膜質の変化によるインピーダンスの変動により、反射波が発生する。その結果、入射波電力の低下を招き、プラズマ励起状態を安定に保っことが困難であった。また、混合ガスの自動圧力制御(Automatic Pressure Controller, APC)による排気バルブの開閉に伴う大幅なインピーダンスの変動により、プラズマ励起状態が不安定になっていた。プラズマ励起を安定に保っためには、インピーダンスの変動に対して、広範囲なインピーダンス整合範囲を確保し、かつ外乱によるインピーダンスの変化に対して、高速で反射波を低減する必要がある。

本研究は、機能デバイス、半導体デバイスのドライアッシング処理技術の向 上を目的に研究開発を進め、高周波トランスを用いるインダクティブコイルの 平衡接続を考案した。T型高周波整合器では、高周波トランスの相互インダク タンス(M)を、可変真空コンデンサを用いてインピーダンス変換比率を可変 することにより、インピーダンスの変動が大きい高圧プロセスにおいても、イ ンピーダンスの大幅な変動に対応できるように、高周波トランスを用いる T型 高周波整合器を考案した。

機能デバイスとして、近年注目されているパワーデバイスや高密度ロジック、 フラッシュメモリーなどで実用化された縦型デバイス構造の深穴エッチング加 工において、エッチングと CVD サイドポリマ生成を交互に 100 回程度繰り返 すボッシュプロセスが用いられている。ボッシュプロセスでは、一般的にエッ チング工程でのチャンバー圧力は 1 Pa 前後の低圧力である。CVD サイドポリ マ生成工程では、チャンバー圧力 50~160 Pa 前後の高圧力での高周波プラズマ 処理が行われている。

高周波プラズマ生成装置においては、チャンバー圧力、反応ガス種類、ガス

iii

流量、温度など、エッチング工程と CVD サイドポリマー生成工程では、プロ セス条件が大きく異なる。その結果、高周波プラズマ励起時のインピーダンス も大きく異なる。インピーダンスの違いにより、各工程専用の高周波整合器が それぞれ必要となるため、エッチングチャンバーと CVD サイドポリマー生成 工程チャンバーを交互に 100 回プロセス処理を繰り返す必要があった。プロセ ス処理の安定性や、繰り返し精度、パーティクルなどの異物増加、付着の問題 や、生産性など、ボッシュプロセスの実用化には問題があった。

本研究では、ボッシュプロセス処理でのデバイスの安定性、プロセス再現性、 生産性、経済性の観点から、同一プロセスチャンバーを用いる連続・深穴エッ チング加工処理を提案した。

同一プロセスチャンバーで、エッチング工程と CVD サイドポリマー生成工 程を行うことにより、プロセスチャンバー間の搬送時間が削減され、生産性の 大幅な改善が可能となる。同一チャンバーで、ボッシュプロセス処理を行うこ とにより、ウェハーを固定した状態でエッチング工程、CVD サイドポリマー生 成工程を、各々100 回繰り返すことができ、搬送による状態変化を無くすこと が可能であるため、再現性、および安定性は、大幅に向上する。

本研究では、ボッシュプロセスに対応できるように、エッチング工程の圧力 1 Pa から CVD サイドポリマー生成工程の圧力 160 Pa までの、広範囲なインピ ーダンスに対して高周波整合できるように、高周波トランスを用いる T 型整合 器を提案した。本研究を基に開発した高周波トランスを用いる T 型整合器は、 半導体製造装置のエッチング工程に適用されている。

iv

| 第1章 序論                        |    |
|-------------------------------|----|
| 1-1 本研究の背景                    | 1  |
| 1-2 本研究の目的と意義                 | 11 |
| 1-3 本論文の構成                    | 14 |
| 参考文献                          | 19 |
| 第2章 高周波プラズマ生成装置の概要            |    |
| 2-1 半導体製造用高周波プラズマ生成装置         | 22 |
| 2-1.1 バレル型プラズマエッチング装置         | 22 |
| 2-1.2 CCP 型プラズマエッチング装置        | 23 |
| 2-1.3 マグネトロン型 RIE プラズマエッチング装置 | 25 |
| 2-1.4 ECR 型プラズマエッチング装置        | 26 |
| 2-1.5 UHF-ECR 型プラズマエッチング装置    | 27 |
| 2-1.6 ICP型プラズマエッチング装置         | 28 |
| 2-2 高周波用フェライトコア               | 29 |
| 2-2.1 フェライトコアの概要              | 29 |
| 2-2.2 フェライトコアの分類              | 29 |
| 2-2.3 本研究に用いたフェライトコア          | 30 |
| 2-3 高周波インバータ                  | 31 |
| 2-3.1 高周波インバータにおけるパワーアンプの動作点. | 32 |
| 2-3.2 A級パワーアンプ                | 32 |
| 2-3.3 B 級パワーアンプ               | 34 |
| 2-3.4 C級パワーアンプ                | 36 |
| 2-3.5 D級パワーアンプ                | 37 |
| 2-3.6 E級パワーアンプ                |    |
| 2-3.7 F級パワーアンプ                | 40 |
| 2-4 高周波整合器                    | 41 |
| 2-4.1 高周波整合器の概要               | 41 |
| 2-4.2 高周波整合器と高周波エネルギー         | 42 |
| 2-4.3 高周波整合器の整合方法             | 43 |
| 2-4.4 Qを用いた高周波整合方式            | 44 |
| 2-4.5 高周波伝送線路と整合              | 44 |
| 2-4.6 高周波インバータと負荷の高周波反射係数     | 45 |
| 参考文献                          | 47 |
| 第3章 高周波出力変成器の電力損失とヒステリシス損失    |    |
| 3-1 はじめに                      | 49 |
| 3-2 回路構成と動作原理                 | 50 |
| 3-2.1 高周波インバータの基本構成と動作原理      | 52 |
| 3-2.2 フェライトコアのヒステリシス損失        | 54 |
| 3-3 実験方法                      | 56 |

| 3-3.1 | 高周波出力変成器の電力損失の測定             | .57 |
|-------|------------------------------|-----|
| 3-3.2 | 使用機器                         | .60 |
| 3-4 結 | 果および考察                       | .61 |
| 3-4.1 | 高周波出力変成器の電力損失                | .61 |
| 3-4.2 | 高周波インバータの電力変換効率と電力損失の理論値     | .70 |
| 3-5 ま | とめ                           | .75 |
| 参考文献. |                              | .78 |
| 第4章 N | AOS-FET 高周波インバータの電力変換効率と電力損失 |     |
| 4-1 は | こじめに                         | .79 |
| 4-2 高 | 周波インバータの回路構成と動作原理            | .80 |
| 4-2.1 | 従来型、高周波インバータの基本構成と動作原理       | .80 |
| 4-2.2 | 高効率型インバータの基本構成と動作原理          | .83 |
| 4-2.3 | 高周波インバータの MOS-FET 並列接続による課題  | .84 |
| 4-3 実 | :験方法                         | .89 |
| 4-3.1 | MOS-FET のゲート抵抗による高周波出力と変換効率  | .91 |
| 4-3.2 | MOS-FET アレイの損失電力の測定          | .91 |
| 4-3.3 | 高周波出力変成器の電力損失の測定             | .94 |
| 4-3.4 | 高周波出力合成器の損失電力の測定             | .98 |
| 4-3.5 | 使用機器1                        | 102 |
| 4-4 結 | 果および考察1                      | 103 |
| 4-4.1 | MOS-FET アレイのインピダンスとゲート抵抗1    | 103 |
| 4-4.2 | 放熱器の熱抵抗1                     | 107 |
| 4-4.3 | MOS-FET アレイの電力損失と温度1         | 108 |
| 4-4.4 | 高周波出力変成器の電力損失と温度1            | 112 |
| 4-4.5 | 高周波出力合成器の電力損失1               | 116 |
| 4-4.6 | 高周波インバータの電力損失の内訳1            | 124 |
| 4-4.7 | 電力変換効率と損失電力の理論値1             | 125 |
| 4-8 ま | とめ1                          | 127 |
| 参考文献. | 1                            | 129 |
| 第5章 ス | ドッシュプロセスにおける高周波整合            |     |
| 5-1 は | :じめに1                        | 130 |
| 5-2 シ | ベステム構成と動作原理1                 | 131 |
| 5-2.1 | プラズマエッチング装置の基本構成1            | 131 |
| 5-2.2 | プラズマエッチングチャンバーの基本構成1         | 133 |
| 5-2.3 | ICP プラズマチャンバー概略図1            | 133 |
| 5-2.4 | L型高周波整合器の動作原理1               | 134 |
| 5-2.5 | T型高周波整合器の動作原理1               | 136 |
| 5-3 実 | :験方法1                        | 138 |
| 5-3.1 | プラズマ整合実験1                    | 138 |
| 5-3.2 | 使用機器1                        | 139 |

| 5-4 結界 | 見および考察                   | 140 |
|--------|--------------------------|-----|
| 5-4.1  | L型高周波整合器による整合            | 140 |
| 5-4.2  | T型高周波整合器による整合            | 142 |
| 5-4.3  | プラズマ放電時のインピーダンス          | 144 |
| 5-5 まと | : め                      | 146 |
| 参考文献   |                          | 148 |
| 第6章 ア  | ッシング処理における高周波整合          |     |
| 6-1 はし | こめに                      | 149 |
| 6-2 シン | ペテム構成と動作原理               | 150 |
| 6-2.1  | プラズマエッチング装置の基本構成         | 150 |
| 6-2.2  | プラズマエッチングチャンバーの基本構成      | 151 |
| 6-2.3  | プラズマエッチングチャンバー圧力制御の基本構成. | 152 |
| 6-2.4  | ICP プラズマチャンバー概略図         | 152 |
| 6-2.5  | L型高周波整合器の動作原理            | 153 |
| 6-2.6  | T型高周波整合器の動作原理            | 153 |
| 6-3 実懸 | 食方法                      | 154 |
| 6-3.1  | プラズマ整合実験                 | 154 |
| 6-3.2  | ICP コイルとアンテナ印加電圧の測定      | 155 |
| 6-3.3  | 使用機器                     | 156 |
| 6-4 結界 | 見および考察                   | 157 |
| 6-4.1  | プラズマ整合実験                 | 157 |
| 6-4.2  | プラズマ放電時のインピーダンス          | 159 |
| 6-4.3  | ICP コイルと SiO2のエッチングレート   | 162 |
| 6-5 まと | с                        | 163 |
| 参考文献   |                          | 165 |
| 第7章 結  | 論                        |     |
| 7-1 本荷 | ff究の成果                   | 166 |
| 7-1.2  | 高周波出力変成器                 | 168 |
| 7-1.3  | 高周波出力合成器                 | 169 |
| 7-1.4  | ボッシュプロセスに用いた、高周波整合器      | 170 |
| 7-1.5  | アッシングプロセスに用いた、高周波整合器     | 171 |
| 7-2 今後 | その課題と展望                  | 172 |
|        |                          |     |
| 謝辞     |                          | 174 |
| 本研究に関  | する論文,学会発表等               | 175 |

#### 第1章 序論

#### **1-1** 本研究の背景

近年、ハイブリット自動車、電気自動車、太陽光発電の市場は、急速な拡 大を続けている。これに伴い、パワートランジスタ、ダイオードなどの半導 体電子部品の市場は、急速な拡大を続けている。この急速な市場の拡大は、 電子デバイスの微細加工技術により性能向上を遂げた結果である。微細加工 技術は、パワートランジスタの低損失化、大電流化、高耐圧化、高速化、低 価格化を実現した。高性能パワートランジスタは、産業・民生分野をはじめ 適用範囲を広げている。パワーデバイスは、高度情報化社会を支えるキー部 品となっている、今後の発展には、微細加工技術と深穴エッチングの進歩が 求められている。

図 1-1 に、次世代パワーデバイスの CO<sub>2</sub> 削減効果を示す。地球規模の課題 として、環境・エネルギーの問題への対応が、国家・産業ごとに求められて いる。温室効果ガスの排出量 26 % 削減のため、機器の省資源、省エネルギ ー、高効率化、環境負荷低減などの取り組みが行われている。新たに、モー タ制御に用いるパワーデバイスを、次世代のパワーデバイスに置き換えるこ とで、年間 4047 万トンの CO<sub>2</sub>を削減し、温室効果ガスの排出量を 3.35 % 削 減することが可能となる<sup>(1)</sup>。



図 1-1 次世代パワーデバイスの CO<sub>2</sub> 削減効果

引用: Nikkei Business Publications, Inc.次世代パワー半導体、材料からデバイス までを産総研が解説(第1回)

図 1-2 に、従来のパワーデバイス Si-IGBT と次世代パワーデバイス SiC-MOS FET の動作速度と電力損失を示す。

従来の Si-IGBT に比べて、次世代の SiC-MOS FET では、オフ動作時のテー ル電流が流れないため、電力損失を 90 % 低減できる<sup>(2)</sup>。

図 1-3 に、半導体パワーデバイス Si と SiC の電力損失比較を示す。

スイッチング損失全体では、Si-IGBT に比べて、SiC-MOS FET は、電力損 失を 73 % 低減できる。次世代パワーデバイスは、省エネルギーのキーとな る重要な電子部品である<sup>(3)</sup>。







引用:電波新聞 2015/08/27

図 1-4 に、トレンチ型 SiC-MOS FET とダブルトレンチ型 SiC-MOS FET の 比較を示す。ゲートトレンチ構造を用いる SiC-MOS FET のオン抵抗は、プレ ナー型 SiC-MOS FET に比べて 42 % 低減でき、ゲートトレンチ構造とソース トレンチ構造を併せ持つダブルトレンチ型 SiC-MOS FET は、プレナー型 SiC-MOS FET に比べてオン抵抗を 50 % 低減できる<sup>(4)-(6)</sup>。

#### **Single trench structure**





図 1-4 SiC のトレンチ構造の比較

引用: 電波新聞 2015/08/27

図 1-5 に、プレナー型 SiC-MOS FET とダブルトレンチ型 SiC-MOS FET の 比較を示す。従来の微細加工を用いるプレナー型 SiC-MOS FET に比べて、深 穴加工を用いるダブルトレンチ型 SiC-MOS FET では、オン抵抗を 50 % 低減 でき、MOS FET オン動作時の電力損失を 50 % 低減できる。プレナー型 SiC-MOS FET に比べて、ダブルトレンチ型 SiC-MOS FET では、深穴加工により 入力容量を 35 % 低減できる。入力容量の低下により、MOS FET の高速動作 が可能となる<sup>(7)</sup>。



図 1-5 プレナー型とダブルトレンチ型 SiC- MOS FET 比較 引用:電波新聞 2015/08/27

図 1-6 に、トレンチ型 SiC のボッシュプロセスフローを示す。ボッシュプロセスは、1992 年にドイツの Robert Bosch GmbH 社により開発された深穴エッチング加工技術である。半導体パワーデバイスの製造技術のキーとなる深堀りエッチング加工では、一般的に 50 µm 程度の深さであるが、オン抵抗の低減を目的に、500 µm の深堀りの研究が進んでいる。

ボッシュプロセスの問題は、従来のプレナーエッチング加工に比べて、 10 倍から 1000 倍の加工時間を必要とすることである。また、エッチングガ スの消費やプラズマ生成装置に用いる高周波インバータの消費電力が大きく なることである。パワーデバイスの性能向上のため深堀りエッチング加工は、 さらに深くエッチング加工する必要がある。

半導体パワーデバイスのコスト削減を目的に、深堀りエッチング加工時間

の短縮を目的に、高周波電力を高める傾向がある。ボッシュプロセスでは、 従来のプレナー型のエッチング加工に比べて、パワーデバイス当たりの消費 電力は、10 倍から 1000 倍となる。経済面、環境面での課題として、早急な 高周波インバータの消費電力の低減が必要である<sup>(9)</sup>。



図 1-6 トレンチ型 SiC のボッシュプロセスフロー 引用:サムコ株式会社製品サイト:テクノロジー,ボッシュプロセス

図 1-7 に、トレンチ型 SiC の 2015 年と 2020 年の市場成長を示す。2015 年 の SiC 市場は 178 億円と大きくないが、産業分野、自動車分野、太陽光発電 分野、情報機器分野、民生機器分野では、2020 年には 850 億円となり、同市 場は 2.5 倍から 8.6 倍と急速な成長が期待されている<sup>(9)</sup>。



図 1-7 トレンチ型 SiC の 2015 年と 2020 年市場

引用:日経エレクトロニクス 日経 BP 社「パデバイスの世界戦争」,pp. 28-47 (2016年10月)

図 1-8 に、トレンチ型 GaN の 2015 年と 2020 年の市場成長を示す。2015 年 の GaN 市場は 9.5 億円と小さいが、産業分野、自動車分野、太陽光発電分野、 情報機器分野、民生機器分野では、2020 年には 530 億円となり、同市場は 40 倍から 100 倍と急速な成長が期待されている<sup>(9)</sup>。

8



図 1-8 トレンチ型 GaNの 2015 年と 2020 年市場

引用:日経エレクトロニクス 日経 BP 社「デバイスの世界戦争」,pp. 28-47 (2016年10月)

図 1-9 に、SiC、GaN、IGBT の 2015 年と 2020 年の市場価格を示す。SiC は、 2015 年に対して 2020 年には 2.5 倍から 8.6 倍の急成長が期待されている。 GaN の成長率に比べて SiC の成長率が低い主な原因は、SiC の市場価格が高 いことである。SiC の価格が高い原因は、SiC の材料コストが高いことが最大 の原因である。

GaNは、2015年に対して 2020年には 40 倍から 100 倍と高い成長が期待さ れている。2020年には 2015年に比べて、GaN、IGBT の市場価格が大幅に低 下したことで、応用分野が広がった。GaN、IGBT は、材料に Si を用いるこ とで、低価格化を実現しており、これが成長の原動力となる。微細化とディ ープトレンチ、エッチング加工での深さが、高性能化のキーになる技術であ る<sup>(10)</sup>。



図 1-9 SiC、GaN、IGBT の 2015 年と 2020 年市場価格

引用:日経エレクトロニクス 日経 BP 社「デバイスの世界戦争」,pp. 28-47 (2016年10月)

ボッシュプロセスを用いる深穴エッチング加工では、エッチング時間と高 周波インバータの出力はトレードオフの関係となっている。従来のプレナー 型に比べて、ディープトレンチ型パワーデバイスのエッチング加工に用いる 電力は 10 倍から 1000 倍となり、エッチングコストに占める高周波インバー タの消費電力が大きくなっている。

従来の高周波インバータの電力効率は約 50 % と低い。ディープトレンチ エッチングでの電力損失も同様に、従来に比べて 10 倍から 1000 倍となる。 高周波インバータの電力損失は高周波出力とほぼ同一となる。高周波出力 1 kW 時の高周波インバータの熱損失は1 kW 以上となり、冷却のために大量 の冷却水が必要となる。高周波インバータの冷却には、時間当たり 200 ℓ の 冷却水が必要になる。 本研究では、パワーデバイス構造のディープトレンチエッチング加工に用いるボッシュプロセスに着眼した。

本研究では、ボッシュプロセスに用いる高周波インバータの電力損失の低減による消費電力の低減、高周波インバータの冷却水の低減を検討している。

ボッシュプロセスのエッチング形状、エッチングレート、均一性の向上を 検討した。本研究では、高周波トランスを用いる高周波整合器では、反射波 の低減により、エッチングレート安定化、プロセス最適化、歩留まり向上、 コスト低減に寄与できる<sup>(11)-(14)</sup>。

本研究では、従来型の高周波インバータの電力損失と温度の測定、評価を 行った。高周波インバータの電力損失の低減を目標に、高周波インバータ構 成ユニットごとに、電力損失の測定、評価を行い、高効率の高周波インバー タを開発した。

本章では、第2節で本研究の目的と意義を述べる。第3節では本研究の構成を述べる。

#### 1-2 本研究の目的と意義

従来の、パワーデバイスの深穴エッチング加工に用いる高周波インバータ と高周波整合器には、以下の7つの課題があった。

- 1) 高周波インバータの消費電力の削減
- 2) 高周波インバータの冷却水量の削減
- 3) 高周波インバーユニットサイズの小型化
- 4) ボッシュプロセスの側壁形状やエッチング処理の再現性向上
- 5) 反射波電力の低減による、高周波インバータの消費電力削減
- 6) 高周波整合器のインピーダンス整合範囲の拡大
- 7) フォトレジストのドライアッシング処理では、160 Pa の高圧条件での プラズマの安定性向上

本研究は、これら 7 つ課題を解決できる高周波インバータ、および高周波 整合器の研究開発を目的とする。

第1の課題である高周波インバータの消費電力の削減では、高周波インバ

ータを構成する高周波変成器、高周波合成器、MOS-FET アレイ、主要ユニットの電力損失と温度上昇抑制を検討した。

- 1) 高周波出力変成器の電力損失の削減を目的に、周波数 13.56MHz、高周 波電力 1 kW での、電力用フェライトコアの材質を選定した。
- 2) 周波数 13.56 MHz、出力 1 kW の高周波インバータにおいて、高周波出 力合成器を用いない構成を検討した。
- 3) 高周波インバータに用いる MOS-FET の並列接続の利点と課題を述べ、 アキシャル構造 PCB を採用した。

第2の課題である高周波インバータの冷却水の削減については、従来の周 波数 13.56 MHz、出力1 kW の高周波インバータで使用する冷却水 (毎時 200 ℓ)を削減し、空冷放熱器で十分に対応可能かどうかを検討した。

従来の出力1 kW の高周波インバータでは、MOS-FET アレイ全体の電力損失が、1 kW が超えるため、冷却には水冷熱交換装置を用いていた。
 本研究では、MOS-FET アレイ全体の電力損失を削減することにより、
 空冷放熱器を提案している。

第3の課題である高周波インバータユニットサイズの小型化については、 従来の高周波インバータに比べて、高周波出力変成器3ユニット、高周波入 力分配器、高周波出力合成器1ユニットを削減できる構成を検討した。また、 アキシャル構造 PCB を用いて MOS-FET を並列接続することによる、MOS-FET アレイの PCB 面積の削減を検討した。

第4の課題であるボッシュプロセスの側壁形状やエッチング処理の再現性 向上については、高周波整合器の反射波に着目し、反射波電力の削減、電力 損失の削減を検討した<sup>(15)(16)</sup>。

- 1) ICP コイルのアンテナ電位の偏差、低減を目的に、従来の ICP コイル不 平衡接続と比較して、ICP コイル平衡接続での、アンテナ電位の偏差、 低減について検討した。
- 2) ボッシュプロセスのエッチング工程での反射波電力の低減を目的に、従

来用いた L 型整合器と、本研究で用いた高周波トランスとT 型高周波整 合器と比較検討した。

3) ボッシュプロセスの CVD サイドポリマー生成工程での、設定電力 300 W に対して、2.6 倍のオーバーシュート(650 W)の低減が課題であった。本研究では、高周波トランスと T型高周波整合器を用いて、相互イ ンダクタンスの可変による、高速高周波整合を検討した。

第 5 の課題である高周波整合器による高周波インバータの消費電力の低減 について、本研究では、高周波整合器の入射波と反射波に着目した。反射波 電力の削減による過剰入射波の電力損失の削減を検討した。

第6の課題である従来のL型高周波整合器のインピーダンス整合範囲の拡 大に対して、本研究では、高周波トランスとT型高周波整合器を用い、相互 インダクタンスの可変による高周波整合により、整合範囲の拡大を検討した。

第7の課題である従来のL型高周波整合器では、フォトレジストのドライ アッシング処理での160 Paの高圧条件においてのプラズマ状態の安定化につ いて、本研究では、インピーダンスの変動によりL型高周波整合器の整合範 囲を超えたため発生する現象であると仮定し、広範囲インピーダンス整合特 性を持つ高周波トランスとT型高周波整合器でのインピーダンス整合を検討 した<sup>(17)(18)</sup>。

#### **1-3** 本論文の構成



図 1-10 本論文の構成

図1-10に、本論文の構成をフローチャートで示す。

本論文は、第1章「序論」、第2章「高周波プラズマ生成装置の概要」、 第3章「高周波出力変成器の電力損失とヒステリシス損失」、第4章 「MOS-FET高周波インバータの電力変換と電力損失」、第5章「ボッシュプ ロセスにおける高周波整合」、第6章「アッシング処理における高周波整 合」、第7章「結論」の7章から構成されている。

第2章では、高周波プラズマ生成装置の概要、高周波フェライトコアの概要、高周波インバータの概要、高周波整合器の概要について述べている。

第3章、第4章、第5章、第6章は、本論文の骨子をなし、第3章では、 高周波出力変成器の電力損失の分析を行い課題解決を行った結果を述べてい る。第4章では、MOS-FET高周波インバータの電力変換効率と電力損失の分 析を行い、課題解決を行った結果を述べている。第5章では、ボッシュプロ セスを用いた深穴エッチング処理において、高周波整合器の反射波について 分析を行い課題解決を行った結果を述べている。また高周波トランスと T 型 整合器を用いる、単一プロセスチャンバーでの、ボッシュプロセス(エッチ ング処理と CVD サイドポリマー生成処理)の連続処理を検討した結果を述 べている。第6章では、フォトレジストのドライアッシング処理について、 分析を行い課題解決を行った結果を述べている。

第3章では、出力変成器の概要、損失電力とヒステリシス損失の現状と課題を述べている。周波数13.56 MHz、高周波1kWの高周波インバータに用いる高周波変成器について、電力損失、温度、電力変換効率について、3つの 測定方法を検討した<sup>(23)</sup>。

- 高周波出力変成器の1次入力を高周波インバータに接続し、2次出力には、終端抵抗50Ωを接続した。高周波出力変成器のインピーダンス50Ωとして、電力損失と温度を求めた。
- 高周波出力変成器のヒステリシスループ測定回路を用いて、差動電圧プローブとデジタルストレージオシロスコープを用いて、ヒステリシス損失と電力損失を測定した。
- 3) フェライトコアの材質 43、材質 61、材質 67 を高周波出力変成器に用い、 高周波インバータの高周波出力変成器に取り付け、電力損失、高周波電 力変換効率と温度を測定した。

従来の高周波インバータでは、高周波出力変成器 4 個と高周波電力合成器 とを用いて、高周波出力 1 kW を実現していた。本研究では、フェライトコ アの材質 67 を用いることで、高周波出力変成器 1 個を用いて、高周波出力 1 kW を実現した。高効率の高周波変成器の使用で、高周波インバータの回路 構成の簡略化、電力損失の低減、高周波インバータ小型化に貢献できた。

第4章では、MOS-FET 高周波インバータの概要、および電力変換効率と損 失電力の現状と課題を述べる。従来のプラズマ生成用高周波インバータと、

15

本研究で用いた高効率、高周波インバータ、基本回路と構成および、B 級プ ッシュプルパワーアンプの動作について述べている。また、MOS-FET の並列 接続に関する課題について述べている。本研究では、アキシャル構造のプリ ント基板を用い、MOS-FET の並列接続回路について述べる。高周波インバー タ、MOS-FET アレイの DC 入力電圧に対する放熱器の温度を測定し、熱抵抗 を基に MOS-FET 電力損失を求めた。

高周波インバータの MOS-FET アレイの DC 入力電圧と DC 入力電流を測定 することにより、DC 入力電力を求めた。高周波電力計(バードメータ)を 用いて高周波出力電力を測定し、DC 入力に対するバードメータの電力測定 から電力損失を求めた。

放熱器の温度から熱抵抗を基に、MOS-FET アレイの電力損失を求めた。高 周波インピーダンス 50  $\Omega$ の4ポート入力の電力合成器について、電力損失と フェライトコアの温度、 $V_{PP}$  (peak-to-peak Voltage) を測定した。

電力損失については、50 Ω、4 ポート入力から 2 ポートへの電力合成、1 段 階での電力損失とフェライトコアの温度を測定した。同様に 2 ポート入力か ら 1 ポートへの電力合成、2 段階での電力損失とフェライトコアの温度、V<sub>PP</sub> を測定した。電力合成 2 段階でのインピーダンスは、12.5 Ω となり出力トラ ンス(1:4)のインピーダンス変換により 50 Ω 出力となる。出力トランスの電 力損失と温度、V<sub>PP</sub> を測定した。高周波出力変成器に用いたフェライトコア の材質 43、材質 61、材質 67 について、13.56 MHz での高周波電力損失と発 熱を測定した<sup>(24)-(29)</sup>。

第5章では、ボッシュプロセスにおける高周波整合の概要と現状について 述べる。半導体デバイス製造のボッシュエッチング加工(エッチングプロセス と CVD サイドポリマー生成プロセスを 100 回程度繰り返し行うプロセス)を 用いた深穴エッチング加工について述べる<sup>(30)-(32)</sup>。

従来、Inductively Coupled Plasma(ICP)プラズマ生成装置では、ボッシュプロセスを用いた深穴エッチング加工に、L型高周波整合器を用いていた。その概要と課題を述べる。従来の ICP 装置には、インダクティブコイルを不平

衡接続した L 型高周波整合器を用いている。ボッシュエッチング加工に用いるエッチングプロセスと CVD サイドポリマー生成プロセスの高周波整合インピダンスは、4.5 Ω、41 Ω となった。L 型高周波整合器は整合範囲が狭く、4.5 Ω の低インピーダンスと、41 Ω のインピーダンスを、同一高周波整合器を用いて整合することが困難であった。

また、L型高周波整合器を用いた。インダクティブコイルの不平衡接続で は、ICP コイルの一端を高周波電力の給電部に接続し、コイルのもう一端を グランド(接地)に接続する。インダクティブコイルのアンテナ電位は、高周 波給電部で最大値を示し、接地部で 0V となり大きなアンテナ電位の偏差値 が生じる。

本章では、ボッシュプロセス処理を用いた深穴エッチング加工において、 高周波トランスとT型高周波整合器を用いた研究について述べる。

インダクティブコイルの平衡接続では、ICP コイルの両端を高周波トラン スの2次側に接続し、高周波トランスの1次側に高周波電力を接続する。イ ンダクティブコイルのアンテナ電位は、グランドとフローティングとなり、 ICP コイルの両端の電圧は等しく、0Vから最大値を高周波インバータの周波 数で上下する。アンテナ電位の偏差は平均化される。

従来の L 型高周波整合器では、ボッシュプロセスを用いた深穴エッチング プロセスにおいて、プラズマ励起が不安定になっていた。ボッシュエッチン グ加工時の L 型高周波整合器と T 型高周波整合器について、入射波、反射波 の圧力との関係を検討した。

L 型高周波整合器と T 型高周波整合器の高周波整合範囲をネットワークア ナライザーを用いて測定した。高周波トランスを用いた T 型高周波整合器の 動作原理と高周波整合範囲について述べる。

第6章では、フォトレジストのドライアッシング処理の概要、現状、課題 を述べる。フォトレジストの剥離処理には、従来、ウェットエッチングが用 いられていた。剥離液は、アルカリ性、または酸性の溶液を用いていた。剥 離液には、金属、有機物、ポリマーなど複数の物質が残留する。これらを除

17

去するために、中和、イオン交換、活性汚泥、排水といった複雑な処理を必要としていた。

省エネルギー、低環境負担、経済性の観点から、剥離処理技術は、半導体 デバイスを形成する上で、大きな課題となっていた。本研究では、 Inductively Coupled Plasma(ICP)プラズマ生成装置を用いて、フォトレジスト のドライアッシングを用いた剥離処理を検討した。

従来のドライアッシングを用いた剥離処理では ICP 装置が用いられ、ICP インダクティブコイルを不平衡接続した L 型高周波整合器を用いた。

本章では、160 Pa の高圧アッシング処理について、インダクティブコイル を平衡接続した T 型高周波整合器を用いて、ドライアッシングを行った結果 について述べる。

ドライアッシング処理時の圧力 93 Pa でのアッシング処理と 160 Pa の高圧 アッシング処理での高周波電力の入射波と反射波を測定した。L 型高周波整 合器と T 型高周波整合器について入射波、反射波と圧力を測定した。また、 L 型高周波整合器と T 型高周波整合器の高周波整合範囲をネットワークアナ ライザーを用いて測定した。高周波トランスを用いた T 型高周波整合器の動 作原理と高周波整合範囲について述べた。

インダクティブコイルの不平衡接続を用いた L 型高周波整合器のシリコン 酸化膜でのエッチングレートと本研究の高周波トランスを用いた T 型高周波 整合器でのエッチングレートの比較検討を行った。シリコン酸化膜のエッチ ングレート、およびウェハー面内均一性を決める要素としてアンテナ印加電 圧を測定した。

T型高周波整合器を用いることで、ICP インダクティブコイルの両端のア ンテナ印加電圧を等しくでき、インダクティブコイルの不平衡接続に対して アンテナ印加電圧の偏差は 1/2 に低減できた。

第7章では、結論を述べる。第3章~第6章で述べた本研究で得られた結 果をまとめ、結論を述べる。また、残る課題を述べ、今後を展望する。

18

#### 参考文献

- (1) 奥村元,産業技術総合研究所,先端パワーエレクトロニクス研究センター 次世代パワーエレクトロニクスが拓く日本の未来,"NEDO 省エネルギー 技術フォーラム,pp.9. (2013 年 11 月 1 日).
- (2) ローム株式会社、"SiC パワーデバイス・モジュール、"アプリケーション
   ノート Rev. 002, pp.11-12, (2014 年 8 月).
- (3) ローム株式会社,"拡大するロームの最新パワーデバイスラインアップ,"
   電波新聞,特集パワーデバイス,(2014年8月28日).
- (4) ローム株式会社, "1200V/180A フル SiC パワーモジュール BSM180D12 P3
   C007,"製品概要, PP.1-2, (2014 年 8 月 28 日).
- (5) ローム株式会社、"世界初、トレンチ構造採用の SiC-MOSFET を開発・量産 大幅な低オン抵抗により産業機器などの大電力機器の小型化・低消費電力化に貢献、"ニュース, pp. 1, (2015年4月23日).
- (6) 電波新聞特集, "SiCトレンチ MOS 搭載超小型パワーモジュール," 2012 年
   注目の半導体技術, pp. 2, (2012 年 1 月 19 日).
- (7) 木本恒暢,須田淳,京都大学 工学研究科 電子工学専攻 "極限を目指した新しい半導体デバイスの実現," 高等研究院・インテックセンター成果報告 会, pp. 25, (2011年3月2日).
- (8) サムコ株式会社製品サイト, "ボッシュプロセス," サムコ株式会社, テクノ ロジー,ボッシュプロセス.
- (9) パワー半導体技術特集,"進化するロームの最新パワーデバイス,"電波新聞, pp. 2, (2015 年 8 月 27 日).
- (10) 日経エレクトロニクス,"デバイスの世界戦争,"株式会社日経 BP,pp. 28-47 (2016年10月).
- (11) 野尻一男"現場の即戦力はじめての半導体ドライエッチング技術,"株式 会社技術評論社,pp. 75-85 (2012).
- (12) 野尻一男"90<sup>th</sup> Technical Symposium," Electronic Journal, pp. 89-89(2004).

- (13) G. Kamarthy, G. Lo, I. Orain, Y. Kimura, R. Deshpande, Y. Yamaguchi, C. Lee,
  & L. Braly, "Dry Etching Technolo for Semiconductrors," Proc. Symp. Dry Process, p.43 (2009).
- (14) C. Rusu : "Dry Etching Technology for Semiconductors," PS2-FrM5, (2008).
- (15) R. Dejule, "Semiconductor International," 55th Int. Symp. America Vacuum Society, p.14, May (2009).
- (16) P. Marchal & M. V. Bavel "Semiconductor International," p.24, August (2009).
- (17) K. Yahashi, M. Ishikawa H. Oguma, M. Omura, S. Takahashi, M. Iwase, H Hayashi, I. sakai, M. Hasegawa & T. Ohiwa, "Proc. Symp. Dry Process," p. 279 (2008).
- (18) G. Kamarthy, I. Orain, Y. Kimura, A. Kabansky, A. Ozzello & L. Braly "Proc. Symp. Dry Process," p.47 (2009).
- (19) 川崎博久,"最先端 FinFET SRAM 集積化技術," 応用物理学,第 79 巻,第
   12 号, p.1103 (2010).
- (20) G. Kamarthy, G. Lo, I. Orain, Y. Kimura, R. Deshpande, Y. Yamaguchi, C. Lee, & L. Braly, "Proc. Symp. Dry Process," p.43 (2009).
- (21) H. Kawasaki, et al. "Tech. Dig. Int. Electron Devices Meet," p. 237 (2008).
- (22) K. Nojiri, G. Kamarthy & A. Ozzello "SEMI Technology Symposium," (2009).
- (23) 牧野昇編, "永久磁石:その設計と応用,"アグネ出版社, (1966).
- (24) 市川武史, "フェライトコア装着による負荷効果の解析," 電子情報通信学 会論文誌. B-II, 通信 II-無線通信・無線応用, J79-B2(11): 950-955,(1996年 11月20日).
- (25) 伊藤健一, "ノイズ対策技術の動向," 電気学会 C, vol.115-C, no.4, pp.512-516, April 1995.
- (26)「ノイズ対策最新技術」編集委員会編, 総合技術出版, pp.117-118,1986.
- (27) 横山効生,加賀庫治,佐々木良典,渡部誠二,"フェライトを応用した
   EMC チップ,"信学技報,vol.EMC. J88-44,Oct. 1988.
- (28) 藤原修, 高木和弘, "フェライトコア装着で生じる導線の高周波インピーダンス,"信学論(B-II),vol.J78-B-11, no.4, pp.265-266, April 1995.
- (29) 竹山説三, "電磁気現像論," pp.244, 丸善, 1979.

- (30) T. Furusawa & Y. Homma, "Low dielectric constant materials and methods for interlayer dielectric films in ultralarge-scale integrated circuit multilevel interconnections," Solid State Device & Materials, p.145 (1996).
- (31) M. Ikeda, H. Kudo, R. Shinohara, F. Shimpuku, M. Yamada & Y. Furumura : Proc. Int. Interconnect Technol. Conf., P.131 (1998).
- (32) K. Mistry, et al. "Interface and electrical properties of Tm2O3 gate dielectrics for gate oxide scaling in MOS devices," Tech. Dig. Int. Electron Devices Meet., P.247 (2007).

#### 第2章 高周波プラズマ生成装置の概要

#### 2-1 半導体製造用高周波プラズマ生成装置

プラズマを用いた半導体製造装置には、バレル型プラズマエッチング装置、 容量結合プラズマ(Capacitively Coupled Plasma, CCP)エッチング装置、マグネ トロン RIE プラズマエッチング装置、電子サイクロトロン共鳴(Electron Cyclotron Resonance, ECR)プラズマエッチング装置、ICP プラズマエッチング 装置などがある。

本章では、各プラズマ生成装置について、プラズマの発生原理、プラズマ 密度、プラズマ動作圧力などの特徴について述べる。

#### 2-1.1 バレル型プラズマエッチング装置

1968 年に半導体関連材料の加工処理に、従来のウエットエッチング処理からドライエッチング処理として、初めてバレル型プラズマエッチングが用いられた。バレル型プラズマエッチング装置には、2 種類のプラズマ発生方法がある。

図 2-1 に、誘導結合式バレル型プラズマエッチング装置の基本構成図を示 す。誘導結合型バレル型プラズマエッチング装置は、筒状の石英チューブの 外周部に電磁誘導コイルを設置した。電磁誘導コイルの一端に 13.56 MHz の 高周波電力を供給した、もう一端を接地した、電磁誘導を用いてプラズマ生 成を行った。

図 2-2 に、容量結合式バレル型プラズマエッチング装置の基本構成図を示 す。容量結合型バレル型プラズマエッチング装置は、筒状の石英チューブの 外周部に1対の電極を設置して、電極の一端に13.56 MHz の高周波電力を供 給し、もう一端を接地した、容量結合を用いたプラズマ生成を行う。2 つの バレル型プラズマ生成装置に共通して、石英チューブを用いた、プラズマ生 成装置のため、50~200 枚程度の試料を一度に処理できるという特徴がある。 プラズマ生成圧力は、10<sup>1</sup>~10<sup>3</sup> Pa である。ただし、バレル型プラズマエッ チング装置は、ラジカル反応による等方性エッチング処理となるため、用途 は、ホトレジスト剥離、ウェハ裏面膜除去などに限られていた<sup>(1)</sup>。



図 2-1 誘導結合式バレル型プラズマエッチング装置の基本構成図



図 2-2 容量結合式バレル型プラズマエッチング装置の基本構成図

#### 2-1.2 CCP型プラズマエッチング装置

図 2-3 に、CCP 型プラズマエッチング装置の基本構成を示す。真空チャン バーに平行に設置された一対の電極に、ブロッキングコンデンサーを取り付 けて高周波電力を供給することにより、電極とグランド間の容量結合による プラズマ励起が発生する。

開発当初は、酸化膜(SiO<sub>2</sub>) エッチングやポリシリコン膜(Poly-Si) エッ チング、アルミ薄膜(Al) エッチングなど、広く用いられた。動作圧力は、 100~200 Pa の高圧でのプラズマ励起に用いられた。平行平板型プラズマエッ チング装置あるいは、反応性イオンエッチング(RIE) と呼ばれている。 図 2-4 に、CCP ナローギャップ型プラズマエッチング装置の基本構成を示 す。現在では、電極間隔を 20 から 30 mm に狭めたナローギャップを用いて、 1 Pa 前後の低圧で、10<sup>10</sup> cm<sup>-3</sup> と高密度なプラズマを実現している。高密度プ ラズマの研究として、高周波、低周波の 2 周波を用いた高密度プラズマの研 究を行っている。高周波として周波数 1.8~100 MHz を、低周波として 380 kHz~2 MHz を用いる。現在、酸化膜エッチング装置の主力となっている



図 2-3 CCP型プラズマエッチング装置の基本構成図



図 2-4 CCP ナローギャップ型プラズマエッチング装置の基本構成図

#### 2-1.3 マグネトロン型 RIE プラズマエッチング装置

図 2-5 に、マグネトロン型プラズマエッチング装置の基本構成を示す。マ グネトロン型 RIE プラズマエッチング装置は、平衡平板型の電極に永久磁石、 電磁石や電磁コイルを用いて、RIE チャンバーに磁界を加えた構成となる。 電界と磁界の相互作用を利用して、電子をサイクロイド運動に導き、高密度 プラズマを生成する<sup>(3)</sup>。

図 2-6 に、マグネトロン型プラズマエッチング装置の基本構成を示す。マ グネトロン型 RIE エッチング装置は、電界 E に直交する下部電極に磁界 B を 与えることにより、電子はローレンツ力 E×B を受け、電界と磁界は直角にサ イクロイド曲線を描くため、プラズマ発生の確率が増加した、

1 Pa の低圧でも、プラズマ密度は、10<sup>10</sup> cm<sup>-3</sup> と高密度プラズマを得ること ができる<sup>(4)</sup>。プラズマ発生とイオンエネルギーを独立して制御できない問題 や、サイクロイド運動方向により電子が一方向に偏り、プラズマ密度のばら つくことによる、エッチングレートの不均一の問題を抱えている。電子の偏 りによる、異常電圧(チャージアップ)により、デバイスの絶縁膜破壊を引 き起こしていた。上記問題により、現在、適応工程が減少している<sup>(5)</sup>。

25



図 2-5 マグネトロン型プラズマエッチング装置の基本構成図



図 2-6 マグネトロン型プラズマエッチング装置の基本構成図

#### 2-1.4 ECR型プラズマエッチング装置

図 2-7 に、ECR 型プラズマエッチング装置の基本構成を示す。図 2-8 に、 ECR プラズマの動作原理を示す。ECR プラズマは、2.45 GHz のマイクロウェ ーブをプロセスチャンバー上部に設置した、石英プレートに照射して、真空 チャンバー内の反応性ガスをプラズマ励起させる。電磁石を用いてマイクロ ウェーブの電界と直角に磁界を発生させて、電子をサイクロン運動に導くた め、磁束密度を 875 G に設定することにより、電子サイクロン共鳴が起きて、 衝突確立が増加した、1 Pa の低圧プラズマ励起においても 10<sup>11</sup> cm<sup>-3</sup>以上の高 密度プラズマが得られる特徴を有している。下部電極が独立した、高周波イ ンバータを用いたことで、プラズマ発生とイオンエネルギーを別々に制御で きる<sup>(6)</sup>。

#### 2-1.5 UHF-ECR 型プラズマエッチング装置

2.45 GHz マイクロウェーブの代わりに 400~600 MHz を用いて、磁界を 20 % 低減できるため、エッチング装置が非常にコンパクトとなる。チャージ アップダメージが 20 % 低減され、UHF-ECR 型プラズマエッチング装置が実 用化された<sup>(7)</sup>。



図 2-7 ECR 型プラズマエッチング装置の基本構成図


図 2-8 ECR 型プラズマ発生原理図

## 2-1.6 ICP 型プラズマエッチング装置

図 2-9 に、ICP型プラズマエッチング装置の基本構成を示す。ICP プラズマ の特徴は、プロセスチャンバー上部、セラミックプレートに、誘導コイルを 渦巻き状に配置する ICP インダクティブコイルに、13.56 MHz の高周波電力 を供給する。下部電極には、380 kHz から 13.56 MHz を供給する、下部電極 を制御することにより、イオンエネルギーを制御する。大型の電磁コイルを 用いないで 1 Pa の低圧で、10<sup>11</sup> cm<sup>-3</sup>以上の高密度プラズマを得られることか ら、近年、主流のエッチング装置となっている<sup>(8)(9)</sup>。



図 2-9 ICP型プラズマエッチング装置の基本構成図

### 2-2 高周波用フェライトコア

半導体製造装置のプラズマ生成装置に用いる、高周波インバータでは、フ ェライトコアを用いた。高周波変成器、高周波合成器などに、フェライトコ アを用いた。本章ではフェライトコアの概要、分類について述べる。

### 2-2.1 フェライトコアの概要

フェライトは、セラミックスや酸化物などで構成され、強磁性体である。 金属の酸化物を粉末加工した材料と、セラミックスの混合物を焼結させたも のである。フェライトは、硬質フェライトと軟質フェライトの2種類がある。 硬質フェライトは、コイルに挿入すると磁力が数十倍から数千倍になること から、低周波の電源トランスや電磁石などに用いる。軟質フェライトは、特 徴として絶縁抵抗が非常に高く、数百 MHz の高周波帯域まで使用できる。

### 2-2.2 フェライトコアの分類

フェライトは、主成分に酸化鉄を用いる、強磁性を示す。フェライトは、 結晶構造により大きく3つに分類される。 1) スピネルフェライト

組成式は、 $A - F_{e2} - O_2$  ここで A は、 $C_0$ , $N_i$ , $C_u$  などを示す。最も一般 的なフェライトといえる。本研究では、高周波変成器、高周波合成器な どに使用した。マンガンフェライト、マンガン亜鉛フェライト、ニッケ ル亜鉛フェライトなどの軟磁性材料は、近年、広く高周波機器に用いら れている。

2) 六方晶フェライト

組成式は、 $A - F_{e12} - O_{19}$  ここで A は、 $S_r$ , $B_a$  などを示す。硬磁性材料 を用いた、マグネットプランバイト型の六方晶構造のストロンチューム フェライト、バリュウムフェライトは、磁気異方性が高く、大きな保磁 力を有している、一般的には磁石として用いられる。

3) ガーネットフェライト

組成式は、 $A - F_{e5} - O_{12}$ ここで、Aは、 $Y - I - G_r$ イットリウム鉄ガー ネットなどの希土類を示す。軟磁性材料を用いており、高周波領域で の損失が少ないことから、数百 MHz から数 GHz のマイクロ波帯域に 用いられる。希土類を用いることから、非常に高価になる。

### 2-2.3 本研究に用いたフェライトコア

本研究では、工業用途に用いることができ、安価で供給に不安や問題がな く、耐腐食性に優れた材質である、スピネルフェライトを使用した。

フェライトは、 $MO - F_{e3} - O_4$  組成となり、MOは 2 価の酸化物で、45 %から 70 %の鉄酸化物との混合物である。

フェライトの主成分は、約30年間大きな変化は無いが、材質の純度、微粒 子化、圧縮圧力、焼結温度、機械加工精度など、近年の生産技術の進歩によ り、著しい性能向上を果たした。フェライトコアの特徴として、温度特性、 磁束特性が非常に安定している。フェライトコアの製造は、酸化鉄、還元鉄 などを接着材を用いて高圧で押し固めることによりフェライトが形成される。 フェライトコアの分類について、スピネルフェライトには、カーボニルフ ェライト(圧粉鉄系)、マンガンフェライト、マンガンニッケルフェライト、 ニッケル亜鉛フェライトなどがある。本章では、フェライトコアの特性によ り、3つに分類して、以下に特性を示す。

- カーボニルフェライトは、温度特性、磁束特性が非常に安定している。
   透磁率 3 ~ 75 μ<sub>o</sub> までの広範囲に対応できる、電源チョークやインダク タに用いられる。近年、磁性体の微細化など製造プロセスの改善により、 高周波用途では、20 kHz ~ 200 MHz までの広帯域まで対応でき、高い Q 特性を合わせ持つ。
- 2) マンガンフェライト、マンガンニッケルフェライト、ニッケル亜鉛、フェ ライトは、数千度の高温でフェライトを焼結処理したセラミック材料で あり、一般的にソフトフェライトと呼ぶ。マンガンフェライトは特徴と して磁束密度が高く、温度特性にも優れているが、ヒステリシスループ 特性において、ヒステリシス領域が大きいため、スイッチング電源など の低周波で主に用いられる。マンガン亜鉛フェライトの材質はガラス状 で、透磁率はスピネルフェライト最大となり、フェライトの固有抵抗値 は 100 ~ 数 kΩ-cm と高い値を示す。マンガン亜鉛フェライトは、約 10 ppm/℃の線形熱膨張係数の特性を示す。
- 3) ニッケル亜鉛フェライトは多孔質であり、主な原料として、マンガン、マ グネシウム、コバルト、銅など酸化物を含む。特徴として、フェライトの 固有抵抗値が数k~数+ MΩ-cmと非常に高い値を示す。主に、1 MHz 以上の高周波回路で用いられる。

本研究で用いたフェライト、コア材質 43、材質 61、材質 67 は、ニッケル 亜鉛フェライトに分類される。

### 2-3 高周波インバータ

半導体製造装置のプラズマ生成に用いる製造装置には、マグネトロンを用いたマイクロウェーブ型 ECR プラズマエッチング装置、高周波インバータを 用いた CCP 型プラズマエッチング装置、マグネトロン型 RIE プラズマエッチ ング装置、ICP型プラズマエッチング装置などがある。

本節では、高周波インバータの原理、高周波インバータの効率をインバー タの種類ごとに述べる。<sup>(1)-(9)</sup>

## 2-3.1 高周波インバータにおけるパワーアンプの動作点

図 2-10 に、A~C 級アンプの効率、および動作点を示す。アンプにおける 級は、歴史的に、A 級(クラス A)、B 級(クラス B)、C 級(クラス C)、D 級(ク ラス D)、E 級(クラス E)、F 級(クラス F)に分類される。



図 2-10 高周波インバータの動作点と効率

### 2-3.2 A級パワーアンプ

図 2-11 に、A 級パワーアンプの基本回路図を示す。A 級パワーアンプの特 徴としては、トランジスタは常に動作状態であり、全ての入力に対して、全 ての出力の範囲において、トランジスタが線形動作を行うものと定義できる。 トランジスタの両端に掛かる、ピーク電圧を低減するには、パワーアンプの  $V_X \ge R_L$ の間に、高周波整合器 (Filter / Matching Circuit)を取り付ける。高周 波整合器は、終端抵抗  $R_L$ より小さい抵抗値にインピーダンスを変換して、  $V_X$  は、少ない振幅も必要な電力を  $R_L$ に届けることが出来る。最大ドレイン 効率は、ドレイン電圧  $V_X$  は、最大値 2  $V_{DD}$  と最小値は、0 V になる。整合回 路が無損失と仮定すると、出力電力は、R<sub>L</sub>まで出力する。

図 2-12 に、A 級パワーアンプ出力電流を示す。バイアス電流は $I_p$  大きいため、 $T_{rl}$ の常時動作が保障される<sup>(10)-(12)</sup>。

 $(2V_{DD} / 2)^{2} / (2R_{in}) = V_{DD}^{2} / (2R_{in})$ (2-1) インダクタンス負荷  $V_{DD} / R_{in}$ の一定が流れるため、最大効率は 50 %となる。  $\eta = (V_{DD}^{2} / (2R_{in})) / (V_{DD}^{2} / R_{in}) = 50$  %
(2-2)

ここで  $V_{DD}$ 、 $R_{in}$ 、 $\eta$ 、 $I_p$ 、 $V_X$ 、 $R_L$ は、それぞれドレイン電圧 (V)、入力インピ ーダンス ( $\Omega$ )、電力変換効率 (%)、ピーク信号電流 (A)、ドレイン電圧 (V)、 終端抵抗 ( $\Omega$ )である。

電力の50%は、トランジスタで熱として消費される。



図 2-11 A 級パワーアンプの基本回路図



図 2-12 高周波インバータ A 級パワーアンプ出力電流

#### 2-3.3 B級パワーアンプ

B 級プッシュプル型パワーアンプの特徴として、1 対の並列接続された トランジスタは、それぞれ 180°の位相角を持ち、A 級パワーアンプに比べ 高い効率となる。

図 2-13 に示すように、2 つのトランジスタ *Tr<sub>1</sub>*, *Tr*<sub>2</sub>のドレイン電流を出力 変成器 T<sub>1</sub>にて結合する。プッシュプル回路は、出力変成器が負荷を駆動する 差動アンプといえる。B 級パワーアンプでは、各トランジスタに 180°の位相 差があるため、トランジスタの動作時間は半分となる。トランジスタの動作 時間はトランジスタの動作閾値電圧、ゲートのバイアス電圧の調整が必要と なる。

B 級パワーアンプは、2 $V_{DD}$ と 0 が最大電圧( $V_{PP}$ )となる、整合回路が無損失 と仮定すると、出力電力は $R_L$ となる。

出力変成器の1次側の電圧は

 $V_{XY} = 2V_p \sin \omega_0 t$  (2-3) となる。ここで  $V_{XY}$ 、  $V_p$ 、  $\omega_0$ はそれぞれ 1 次側電圧 (V)、ピーク電圧 (V)、角 周波数 (rad/s)である。 出力変成器の 2 次側の電圧は、出力変成器の巻き数比 n / 2m を通り、 R<sub>L</sub>に接続される。

$$V_{out}(t) = (n/2m)2V_p \sin\omega_0 t \qquad V_{out}(t) = (m/n)2I_p R_L \sin\omega_0 t \qquad (2-4)$$

平均電力 
$$P_{out} = (m/n)^2 (R_L I^2/2)$$
 (2-5)

$$\eta = \frac{\pi}{4V_{DD}} (n/m)^2 I_P/R_L$$
,  $\eta = \pi/4 = 78.54$ % (2-6)  
ここで、 $V_{out}$ 、 $I_P$ 、 $m$ 、 $n$ 、 $R_L$ 、 $P_{out}$ 、 $I$ 、 $\eta$ 、 $V_{DD}$ は、それぞれ 2 次側電圧 (V)、  
ピーク電流 (A)、1 次側コイル巻き数、2 次側コイル巻き数、出力電力 (W)、  
平均電力 (W)、平均電流 (A)、電力効率 (%)、ドレイン電圧 (V)である。

最大効率は 78.54 %となる。電力の 21.46 %はトランジスタで消費される (12)(13)。



図 2-13 高周波インバータ B 級パワーアンプ基本回路図

#### **2-3.4 C級パワーアンプ**

C級は、図 2-10 が示すように、A級とB級からわかるとおり、導通角が小 さいほど、アンプ効率が高くなる。B級より導通角を小さくするということ は、結果的に非線形特性となる。

図 2-14 に、高周波インバータ C 級パワーアンプ基本回路図を示す。トラン ジスタの両端に掛かるピーク電圧を低減するには、パワーアンプの  $V_X \ge R_L$ の間に、高周波整合器 (Filter / Matching Circuit) を取り付ける。高周波整合 器は、終端抵抗  $R_L$ より小さい抵抗値にインピダンスを変換して、 $V_X$  は、少 ない振幅も必要な電力を  $R_L$ に届けることが出来る。

図 2-15 に、高周波インバータ C 級パワーアンプの基本動作図を示す。A 級 アンプの導通角を小さくすることで、C 級アンプとして動作となる。B 級プ ッシュプル回路も、導通角を小さくすることにより C 級動作となる。導通角 が 0°に近づくにつれて効率は 100 %に近づくが、導通角が 0°に近づくにつれ て負荷電力は 0 に近づくため、C 級アンプの効率が高い領域は限られる。導 通角が小さくなり、トランジスタは、短時間に大電流を流す必要がある、B 級アンプ以上に使用できる周波数、電力容量に制限があった<sup>(12)(13)</sup>。

$$\eta = 1/4((\theta - \sin\theta) / ((\sin(\theta/2) - (\theta/2)\cos(\theta/2)))$$
(2-7)

 $P_{out} = (\theta - \sin\theta) / (1 - \cos(\theta/2))$ (2-8)

ここで $\eta$ 、 $P_{out}$ 、 $\theta$ 、 $V_P$ 、 $V_X$ 、RFC は、それぞれ電力変換効率(%)、平均電力(W)、導通角(rad)、バイアス電圧(V)、ドレイン電圧(V)、RFチョークインダクター( $\Omega$ )である。

36



図 2-14 高周波インバータ C 級パワーアンプ基本回路図



図 2-15 高周波インバータ C 級パワーアンプ基本回路図

## 2-3.5 D級パワーアンプ

D 級パワーアンプは、高周波インバータ出力の周波数に比べて、100 倍以 上、高速なスイッチング動作が求められる。本研究には、周波数 13.56MHz の高周波インバータを用いた。D 級アンプは、トランジスタのオン、オフの 動作を高速に行い、矩形波をパワーアンプに出力する。矩形波の出力波形を ローパスフィルター、バンドパスフィルターを用いて、積分を行い、正弦波 として高周波出力にする。D級パワーアンプの理論効率は 100 %であるが、 実際には、トランジスタのオン抵抗により、おおむね 90 %程度となる<sup>(12)</sup>。

## **2-3.6 E級パワーアンプ**

図 2-16 に、高周波インバータ E 級パワーアンプ回路図を示す。ここで、ア ンプの出力に共振回路を用いた、アンプとなる。理論的には、アンプの効率 は 100 %となる、非線形アンプである。オン、オフ動作を行う、スイッチン グパワーアンプとなる。

矩形波入力に対して、トランジスタのオン、オフ動作を行うため、トラン ジスタは、導通抵抗(オン抵抗)の低いものが求められる。A 級と B 級から わかるように、導通角が小さい時に、アンプ効率は高くなり、B 級より導通 角を小さくすることは、結果的に非線形特性となる。

図 2-17 に、ドレイン電流とドレイン電圧を示す。*I<sub>D1</sub>*と *V<sub>X</sub>* が重なると電力 消費により、効率の低下を招く。実際には、減衰振動などによる電力損失が 発生する。E 級アンプの特徴として、ドレインのピーク電圧は、*V<sub>DD</sub>*の 3.56 倍となる。

図 2-18 に、E 級アンプの共振フィルター回路図を示す。E 級アンプは、L、  $C_1$ 、 $C_2$ 、接続からなる。E 級アンプは、 $T_{rl}$ がオフの時は、ドレイン電流( $I_{Dl}$ ) が 0 になるまで、 $V_X$  は低い電圧になるようにする。同様に Tr1 がオンの時 は、 $V_X$  が十分に低い電圧になるまでは、ドレイン電流( $I_{Dl}$ )低い電流になる ようにする。 $dV_X/d_t$ +分に低い値となる。

図 2-19 に、E 級アンプの共振フィルター回路を示す。E 級パワーアンプは 矩形出力のため、高周波出力フィルタにより、減衰振動、過減衰、臨界減衰 のいずれかが生じる、臨界減衰を目標に、図 2-18  $dV_X / dt$  が低い値となるよ うに、高周波出力フィルタ設計する必要がある。E 級アンプは、L、C<sub>2</sub>の直 列共振回路により基本波を抽出を行う。E 級アンプは、C<sub>1</sub>を設けていること が特徴となる。C<sub>1</sub>により  $R_L$ に流れる電流は、 $I_{D1}$  と  $C_1$ 電流 の合計となり、 変換効率を高めることができる<sup>(14)-(16)</sup>。



図 2-16 高周波インバータ E 級パワーアンプ回路図



図 2-17 E 級パワーアンプのドレイン電流とドレイン電圧



図 2-18 E級アンプの共振フィルター回路図



図 2-19 高周波インバータ E 級共振フィルター

### 2-3.7 F級パワーアンプ

F級パワーアンプは、スイッチングパワーアンプを用いた回路となる、整合回路の3次高調波に対して、高い入力インピーダンスを持つと、ドレイン 電圧は急速に高まり、トランジスタの損失を低減できる。

図 2-20 に、高周波インバータ F 級パワーアンプ基本回路図を示す。F 級パ ワーアンプ基本構成は、 $L_2 \ge C_2 \ge R$  印かた、 $3f_0$  高調波除去回路(トラップ回路)と基本波を抽出する、 $L_3 \ge C_3 \ge R$  印かた、 $f_0 > 2$  ののかった構成 となる。

図 2-21 に、F級パワーアンプの電力損失のほとんどは、ドレイン電流と  $V_X$ 重なった面積が、電力損失となる。 $L_2 \ge C_2$ を用いた、 $3f_0$ 高調波除去回路に より、 $V_X$ は、図 2-21 に示した出力波形となる。ドレイン電流を整流した、 正弦波の半分の波形であれば、3 次高調波を用いた、F級パワーアンプの最大 効率は、88 %となる<sup>(17)(18)</sup>。



図 2-20 高周波インバータ F 級パワーアンプ基本回路図



#### 図 2-21 F 級パワーアンプ出力電圧

#### 2-4 高周波整合器

半導体製造装置のプラズマ生成装置では、高周波インバータとプラズマ負 荷とのインピーダンスを整合するため、高周波整合装置を用いる。本章では、 高周波整合器の概要と高周波整合方法、および原理について述べる。

#### **2-4.1** 高周波整合器の概要

高周波整合器は、半導体製造用、プロセスチャンバーのプラズマ放電負荷 時のインピーダンスと高周波インバータの出力インピーダンス 50 Ω と高周波 整合を行う装置である。

高周波インバータからのプラズマ励起エネルギーを、プラズマチャンバー に効率的に高周波伝送するための技術である。

高周波プラズマ生成装置において、高周波整合が取れていない回路では、 電圧定在波(Voltage Standing Wave Ratio、VSWR)により、高周波伝送路上に、 電圧の強弱が発生するため、高電圧となり異常放電や絶縁破壊を引き起こす ことがある。プラズマ放電負荷により、低いインピーダンスとなり、高周波 伝送路の異常放電や焼損を引き起こすという課題があった。

これらを解決するため、高周波整合器が必要となる。高周波伝送路からの 電波放射による不具合の抑制や、外来電波の流入を防ぎ、高周波インバータ を保護する役目も果たす。

本研究では、ICP 型プラズマ生成装置を用いた、半導体電力制御素子のエ ッチング加工では、ボッシュプロセスを用いた。ボッシュプロセスのエッチ ング処理工程では、インピダンスは 4.5 Ω 程度となった、CVD サイドポリマ ー生成処理工程では、41 Ω程度となった。 異なるプロセス処理では、インピーダンスは、大きく異なり、それぞれ工 程ごとに専用の高周波整合器を用いる必要がある。

### 2-4.2 高周波整合器と高周波エネルギー

高周波インバータからの高周波エネルギーは、マクスウェルの電磁方程式 が示す通り、静電界、誘導電磁界、放射電磁界である。

電波としては、放射電磁界として表すことができ、これら成分をベクトル 合成値として扱うことができる。

放射電界

$$E_{I} = (2\pi / \lambda c) \cdot (l \cdot I / r) \sin\theta \sin(\omega t - kr)$$
(2-9)

誘導電界

$$E_2 = (1/c) \cdot (l \cdot I/r^2) \sqrt{(1+3\cos^2\theta)} \sin(\omega t - kr)$$
(2-10)

静電界

$$E_3 = (\lambda / 2\pi c) \cdot (l \cdot I / r^3) \sqrt{(1 + 3\cos^2 \theta)} \sin(\omega t - kr)$$
(2-11)

放射磁界

$$H_{I} = (2\pi / \lambda c) \cdot (l \cdot I / r) \sin\theta \sin(\omega t - kr)$$
(2-12)

誘導磁界

$$H_2 = (1/c) \cdot (l \cdot I/r^2) \sin\theta \sin(\omega t - kr)$$
(2-13)

静磁界

$$H_3 = 0$$
 (2-14)

ここで $\lambda$ , *c*、*l*、*I*、*r*、 $\theta$ 、 $\omega$ 、*t*、*k*は、それぞれ波長 (mm)、光速 (m/s)、長さ (mm)、電流 (A)、半径 (mm)、平面角 (rad)、角周波数 (rad/s)、時間 (s)、定数 である。

## 2-4.3 高周波整合器の整合方法

図 2-22 のような L 型高周波整合器における整合定数の求め方を示す。

$$Z = j X_{l} + \frac{-jR_{l} \cdot jX_{l}}{R_{l} - jX_{c}}$$
(2-15)

$$Z = j X_l + \frac{-jR_l \cdot X_c (R_l - jX_c)}{(R_l - jX_c) (R_l - jX_c)}$$
(2-16)

$$Z = j X_l + ((-jR_l \cdot jX_l) / (R_l - jX_c))$$
(2-17)

$$R = \frac{R_l \cdot X_c^2}{R_l^2 \cdot X_c^2} \qquad R(R_l^2 \cdot X_c^2) = R_l \cdot X_c^2$$
(2-18)

$$X_c^2 = \frac{R \cdot R_l^2}{R_l - R} \qquad X_c = \sqrt{\frac{R \cdot R_l^2}{R_l - R}}$$
(2-19)

$$X_l = \frac{R_l^2 \cdot X_c}{R_l^2 \cdot X_c^2} \tag{2-20}$$

ここで Z、 $X_l$ 、 $R_l$ 、Xc、Rは、それぞれインピーダンス ( $\Omega$ )、コイルのインダ クタンス (H)、抵抗値 ( $\Omega$ )、コンデンサ静電容量 (F)、入力インピーダンス ( $\Omega$ ) である。

基本的なL型高周波整合器での整合条件の計算式を示した。

コンデンサ静電容量  $X_C$ 、コイルのインダクタンス  $X_L$ は、上記計算式から 求めることができる。一般的に用いられる整合方式となる。



図 2-22 L型高周波整合器の回路図

# 2-4.4 Qを用いた高周波整合方式

L型整合器を用いて、*X*/*R*を用いた*Q*を用いた整合方式について述べる。 L型整合器として、無効電力として、インダクタンス、キャパシタンスを 扱うと、*kVA* =  $I_l^2 \cdot X_l$ 、*kVA* =  $I_c^2 \cdot X_c$ となる。消費電力は、 $kW = I^2R$ とな り、*Q*は下記の様に表すことができる。

$$Q = \frac{kVA}{kW}$$
(2-21)

ここで *kVA、KW、Q*は、それぞれ無効電力 (W)、有効電力 (W)、ファクター である。

L 型整合器に蓄積された、エネルギーと高周波 1 サイクルの消費電力は、  $O/2\pi$ となる。

$$Q = \frac{R_I}{X_c}$$
(2-22)  
$$R = \frac{R_I}{I + S^2}$$
(2-23)

$$X = R \cdot Q \tag{2-24}$$

ここで  $R_I$ 、 $X_C$ 、X、R は、それぞれ負荷抵抗 ( $\Omega$ )、コンデンサ静電容量 (F)、 リアクタンス ( $\Omega$ )、入力インピーダンス ( $\Omega$ )である。

Qを用いて、負荷抵抗 $R_1$ の入力インピーダンスRを求めることができる。

#### 2-4.5 高周波伝送線路と整合

図 2-23 に、整合回路図を示す。高周波インバータの出力インピーダンスを Z<sub>s</sub>とした、高周波プラズマ負荷のインピーダンスを Z<sub>L</sub>とする。

高周波プラズマ負荷に消費される電力は、

$$P = \frac{/V/^{2}}{2} \times \frac{R_{s}}{/Z_{s} + Z_{L}/}$$

$$P = \frac{/V/^{2}}{2} \times \frac{R_{L}}{(R_{s} + R_{L})^{2} + (X_{s} + X_{L})}$$
(2-25)

となり、インピーダンスの実数部は等しく、虚数部は逆の符号になるため、 インピーダンスの共役値が整合条件となる。

$$R_L = R_s \qquad X_L = -X_s \tag{2-26}$$

となる。ここで*P、V、R、Z<sub>s</sub>、Z<sub>L</sub>、R<sub>s</sub>、R<sub>L</sub>、X<sub>s</sub>、X<sub>L</sub>は、それぞれ消費電力(W)、 電圧(V)、抵抗(\Omega)、出力インピーダンス(\Omega)、負荷インピーダンス(\Omega)、出力 レジスタンス(\Omega)、負荷レジスタンス(\Omega)、出力リアクタンス(\Omega)、負荷リアク タンス(\Omega)である。* 



図 2-23 高周波伝送路の整合回路

## 2-4.6 高周波インバータと負荷の高周波反射係数

図 2-24 に、高周波反射係数について示す。高周波インバータの反射係数を  $\Gamma_s$ とする。高周波プラズマ負荷の反射係数を $\Gamma_L$ とすると、プラズマ負荷を $Z_L$ を直列接続した回路における入射波 a は

$$a = \frac{1}{1 - \Gamma_s \Gamma_L} \times a_s \tag{2-27}$$

ここで*a*、Γ<sub>S</sub>、Γ<sub>L</sub>、*a*<sub>s</sub>はそれぞれ入射波 (W)、高周波インバータ反射係数、負荷反射係数、入力電力 (W)である。

高周波インバータの出力電力を  $P_s$  とすると高周波プラズマへの入射波電力は、

$$P_{i} = |a|^{2} = \frac{1}{|1 - \Gamma_{s} \Gamma_{L}|^{2}} \times P_{s}$$
(2-28)

となる。ここで *Pi、Ps*は、それぞれ入射波電力 (W)、出力電力 (W)である。 伝送波形は、反射波に波形の歪が発生することを認識する必要がある。



図 2-24 高周波伝送路の進行波と反射波

## 参考文献

- 野尻一男,「現場の即戦力はじめての半導体ドライエッチング技術」,株式会社技術評論社, pp. 75-85 (2012).
- 2) 野尻一男"90<sup>th</sup> Technical Symposium," *Electronic Journal*, pp. 89-89 (2004).
- M. Sekine, M. Narita, S. Shimonishi, I. Sakai, K. Tomioka, K.Horioka, Y.Yoshida & H. Okano : *Proc. Symp. Dry Process*, pp. 17-17 (1993).
- 4) K.Nojiri, N. Mise, M. Yoshigai, Y. Nishimori, H. Kawasaki, T. Umezawa, T. Tokunaga & T. Usui : *Proc. Symp. Dry Process*, pp. 93-93(1999).
- 5) S. Nakagawa, T.Sasaki & M. Mori, Proc. Symp. Dry Process, pp. 23-23 (1993).
- N. Negishi, M. Izawa, K. Yokogawa, Y. Morimoto, T. Yoshida, K.NaKamura, H. Kawahara, M. Kojima, K. Tsujimoto & S. Tachi : *Proc. Symp. Dry Process*, pp. 31-31 (2000).
- 7) J. B.Carter, J. P. Holland, E. Pelzer, B. Richardson, E. Bogle, H. T. Nguyen, Y. Melaku, D.Gates & M. Ben-Dor : *J. Vac Sic. Technol.*, A11, 1301 (1993).
- 8) 深町輝昭,"24<sup>th</sup> Technical Symposium," *Electronic Journal*, pp. 81-81 (1999).
- 9) C. Lee, Y. Yamaguchi , F.Lin, K. Aoyama, Y. Miyamoto & V. Vahedi : *Proc. Symp. Dry Process*, pp. 111-111 (2003).
- I.Vassiliou et al.,"A Single-Chip Digitally Calibrated 5.15-5.825-GHz 0.18-m CMOS Transceiver for 802.11a Wireless LAN," *IEEE J. Solid-State Circuits*, vol. 38,pp. 2221-2231, Dec. 2003.
- K.Cai and P. Zhang, "The Effects of IP2 Impairment on an 802.11a OFDM Direct Coonversion Radio System," *Microwave Journal*, Vol. 47, pp.22-35, Feb. 2004.
- H. L. Kraus, C. W. Bostian, and F. H. Raab, *Solid State Radio Engineering*, New York: John Wiley, 1980.
- 13) P. R. Gray and R. G. Meyer, Analysis and Design of Analog Integrated Circuit,

3<sup>rd</sup> ed., New York: John Wiley, 1993.

- S. C. Cripps, "High-Efficiency Power Amplifier Desin," lecture given in short Course: RF ICs for Wireless Communication, Portland, Oregon, june 1996.
- J. Staudinger, "Multiharmonic Load Termination Effects on GaAs MES-FET Power Amplifiers,," *Microwave J.*, pp. 60-77, April 1996.
- 16) N. O. Sokal and A. D. Sokal, "Class E-A New Class of High-Efficiency Tuned Single-Ended Switching Power Amplifiers,"*IEEE Journal of Solid State Circuits*, Vol. 10, pp. 168-176, June 1975.
- 17) Louis. Robert . Nerone , "Design of a 2.5-MHz, Soft-Switching, Class-D Converter for Electrodeless Lighting ," *IEEE TRANSACTIONS ON POWER ELECTRON*, VOL. 12, NO. 3, MAY 1997.
- A.Pham and C. G. Sodini, "A5.8-GHz 47% Efficiency Linear Outphase Power AmPlifier with Fully Integrated Power Combiner,"*IEEE RFIC Symp. Dig. Tech. Papers*, pp. 160-163, June 2006.

## 第3章 高周波出力変成器の電力損失とヒステリシス損失

3-1 はじめに

周波数 13.56 MHz の短波帯において、高周波出力 1 kW 以上の高周波イン バータには、一般的にプッシュプル型の高周波インバータ回路が採用されて いる<sup>(1)</sup>。 高周波インバータでは MOS-FET 電力損失と同様に、高周波出力変 成器においても発熱が生じ電力損失が発生している。電力損失が減少すれば フェライトコアの発熱も抑制され高周波インバータの動作を安定に保つこと ができる<sup>(2)-(4)</sup>。

本研究では、高周波インバータに用いる高周波出力変成器の電力損失と温度について述べる。高周波インバータの高周波出力変成器に用いるフェライトコアについて、フェライトコアの材質による電力変換効率と電力損失、および温度を測定した<sup>(5)-(7)</sup>。

従来、フェライトコアのヒステリシス損失の測定には、ネットワーク アナ ライザーや B-H 測定器などが用いられた。ネットワーク アナライザーは、最 大 100 MHz までの、フェライトコアのヒステリシス損失を測定できる。ヒス テリシス損失の測定には、数 mW の微小電力を用いるため、試料は、電子部 品など微小信号用途に限られた。

B-H 測定器は、最大 2 MHz までのヒステリシス損失の測定ができる。ヒス テリシス損失の測定には数 W の小電力を用いて行うが、フェライトコアの磁 東密度の変化 ΔB が小さく、数 W までの小電力、電子部品の測定に限られた。 ネットワークアナライザーや B-H 測定器では、13.56 MHz の短波帯を用いた。 大電力用フェライトコアの飽和磁束密度(BS)の計測については検討されてい ない。大電力用フェライトコアのヒステリシス損失について、周波数 800 kHz の低周波ヒステリシス損失の測定方法は報告されているが、 13.56 MHz の短波帯においては検討されていない。

本章では、高周波出力変成器の電力損失、発熱とヒステリシス損失について述べる。

高周波出力変成器の電力損失と発熱を測定するために、高周波出力変成器 の入力には高周波インバータを接続し、高周波出力変成器の出力には 50 Ωの 負荷抵抗を接続した。

高周波インバータの出力インピーダンス 50 Ω と終端抵抗 50 Ω のインピー ダンスを整合するため、高周波出力変成器に用いるコイルの巻き数比が 2t: 2t と 2t: 2t の 2 個の高周波出力変成器を用いて、インピーダンスの整合を行 った。高周波インバータ、最大出力 1 kW を高周波出力変成器に入力した。 高周波出力変成器の入力と出力には、高周波電力計を取り付け、高周波電力 計から電力損失を求めた、高周波入力に対する高周波出力変成器の温度を測 定した。

高周波出力変成器のヒステリシス損失を求めるため、周波数 13.56 MHz の 高周波と 400 kHz の低周波を用い、さらに高周波インバータの出力 50 W を用 いて、ヒステリシス損失の測定を行った。

本章では、周波数 13.56 MHz、1 kW 出力の高周波インバータを設計、製作 する際に、重要と考える大電力時の電力損失と発熱、電力変換効率、ヒステ リシス損失について述べる。

#### 3-2 回路構成と動作原理

本研究では、プッシュプル型、高周波インバータに用いる、高周波出力変 成器に用いる、フェライトコアの材質による、電力損失と発熱、電力変換効 率について述べる。

図 3-1 に、高周波インバータの周波数 13.56 MHz の写真を示す。MOS-FET ソース電極は、放熱板に固定しており、高周波インバータには、4 個の MOS-FET が並列に接続している。実効的なオン抵抗は、MOS-FET のオン抵抗に比 べて、1/4 に減少している。高周波インバータの出力からローパスフィルタを 介して、同軸ケーブルに高周波電力計(バードメータ)を接続して、終端抵 抗 50 Ωに接続した。

50



図 3-1 プッシュプル型高周波インバータの外観写真

本研究で用いた放熱器は、上部には、 $328 \times 150 \times 10$  mm の銅板を用いた、下 部には、 $328 \times 150 \times 78$  mm のアルミニウム製の櫛形放熱板の組み合わせた、 合計の放熱表面積は  $1.6 \text{ m}^2 \ge cx \circ 3.6$ 

この放熱器に、風量 7.35 m<sup>3</sup>/min の冷却ファンを 2 個取り付けて、強制空冷 を行なった。放熱器の熱抵抗を計測するため 30 Ωの巻き線抵抗を発熱元とし て、DC 入力に対する、放熱器の温度上昇を測定して、熱抵抗を求めた。

高周波インバータの高周波出力変成器には、1次巻線は直径 6.5 mm、肉厚 0.5 mm の銅パイプを用い、2次側は直径の 2.0 mm テフロン被覆銅線を用いた。フェライトコアの一次巻線は1回巻、二次巻線は4回巻きとした。

フェライトコアのキューリー温度は、125 ℃ 以下の低温のため、フェライトコアを 7.35 m<sup>3</sup>/min の風量で強制空冷しながら測定を行った。

図 3-2 に、高周波出力変成器の電力損失と発熱の測定回路を示す。*T<sub>R1</sub>*の1 次入力 と *T<sub>R2</sub>*の 2 次出力には、高周波電力計(バードメータ)を取り付けた。

*T<sub>RI</sub>*1 次入力には、高周波インバータを取り付け、*T<sub>R2</sub>*2 次出力には、終端抵抗 50 Ω を取り付けた。

高周波出力変成器の測定には、電力損失を正しく測定するには、反射波を

低減する必要がある、高周波インバータの出力インピーダンス 50 Ω と終端抵 抗 50 Ω を整合させる必要がある。

高周波出力変成器の1次巻線は、直径 6.5 mm、肉厚 0.5 mm の銅パイプを 用いたが、1次、2次コイルの銅損を同一とするため、新たに、テフロン電線 を使用して、コイルの巻き数比 2t:2tと2t:2tの2個の高周波出力変成器を 用いてインピーダンス整合をした。



図 3-2 高周波インバータ出力変成器の基本回路構成

### 3-2.1 高周波インバータの基本構成と動作原理

図 3-3 に、高効率型、高周波インバータの回路図を示す。高周波インバー タは、プッシュプル回路を構成するため 4 個の MOS-FET が並列に組み込ま れている、合計 8 個の MOS-FET が交互に駆動を行い、プッシュプル動作を する。高周波インバータの動作電源としてドレイン・ソース間の電圧(V<sub>DS</sub>)を 42 V に設定した、アイドル時のドレイン電流が 200 mA になるように各 MOS-FET のバイアス電圧を調整し MOS-FET の振幅電圧を調整した。



図 3-3 プッシュプル型高周波インバータの基本回路図

図 3-4 に、高周波インバータの動作を示す。高周波インバータに加えられ る入力信号を Vi、MOS-FET 1、MOS-FET 2 にかかる電圧と電流をそれぞれ  $V_{DSI}$ 、  $V_{DS2}$   $E_{IDI}$ 、  $i_{D2}$   $E_{LC}$ 。 MOS-FET f ートに与える駆動信号波形は、正 弦波とする。MOS-FET 1  $E_{LC}$  MOS-FET 2 が同時にオンとなり、直流電源がス イッチング期間で短絡することを避けられる。 $V_{DSI}$   $E_{LC}$ の波形が示すよう に、MOS-FET 1  $E_{LC}$  MOS-FET 2 は、交互に逆相で駆動して、プッシュプルの 動作をする。



図 3-4 プッシュプル形インバータの動作

## 3-2.2 フェライトコアのヒステリシス損失

本研究では、周波数 13.56 MHz と 400 kHz の周波数を用いて、高周波出力 変成器のヒステリシス損失を測定した。高周波出力変成器に高周波電力を入 力することにより、磁界 H が加わり、フェライトコアの磁束密度 B が磁化さ れる、H を変化させることにより、ヒステリシスループとなる。ファラデー の誘導則より式 (3-1)、アンペールの法則より式 (3-2)が成り立つ。

ー周期あたりのエネルギー W は、式 (3-3) となり、式 (3-3) に、式 (3-1)、 式 (3-2) を代入すると式 (3-4)、と式 (3-5)となる。

*∫ HdB*は、*B-H*ループと*B*軸によって囲まれた領域の面積である。ヒステ リシスループの面積がヒステリシス損失となり、フェライトコアの磁化に消 費された損失エネルギーとなる。高周波インバータでは、高周波電力伝送に 使用されない電力は、熱として放出される。

$$v(t) = nS\frac{dB(t)}{dt} \quad [V]$$
(3-1)

$$i(t) = \frac{L}{n}H(t)$$
[A] (3-2)

$$W = \int v(t) \cdot i(t) dt$$
 [J] (3-3)

$$W = S \cdot L \int H \, dB \quad [\mathbf{J}] \tag{3-4}$$

$$W = \int \left( nS \frac{dB(t)}{dt} \right) \cdot \left( \frac{L}{n} H(t) \right) dt$$
 [J] (3-5)

$$W = V \int H dB [J]$$
(3-6)

ここで v、i、B、H、n、S、L、V、W は、それぞれ電圧 (V)、電流 (A)、磁束 密度(T)、磁界 (A/m)、フェライトコアの巻き数、フェライトコアの断面積 (mm<sup>3</sup>)、フェライトコアの磁路長 (mm)、フェライトコアの体積 (mm<sup>3</sup>)、一周 期あたりのエネルギー (Wh)である。

図 3-5 に示すように、a 点から b 点まで磁東密度が変化することにより  $S_1+S_2$ の領域のエネルギーがフェライトコアに蓄積される。次にb 点からc 点 まで磁東密度が変化することにより、フェライトコアに蓄積されたエネルギ  $-S_1$ が放出され、放出されなかったエネルギー $S_2$ が熱として放出される。

この S<sub>2</sub>の部分がヒステリシス損失であり、-H 側も同様に考えると一周期の エネルギー W<sub>h</sub> は、次の式で表せる。

$$W_{h} = V\left\{ \left( \int_{a}^{b} HdB - \int_{b}^{c} HdB \right) + \left( \int_{c}^{d} HdB - \int_{d}^{a} HdB \right) \right\}$$
(3-7)

$$W_h = V \oint H dB \quad [J] \tag{3-8}$$

 $S_2$ の領域の二倍がヒステリシス損失となる。フェライトコアの磁化による 磁束密度が  $\Delta B$  増加すると、エネルギーの増加は、 $\Delta w$  を用いて、 式 (3-9) で表せる。

$$\Delta w = H \Delta B \ [J/m^3] \tag{3-9}$$



図 3-5 フェライトコアのヒステリシス損失

#### 3-3 実験方法

本研究では、高周波インバータの高周波出力変成器に用いるフェライトコ アの材質について、電力損失と発熱を比較した。電力損失 *P* は、素子や部品 の発熱から計測を間接的に行うことができ、次の式により求めることができ る。

 $P = \Delta T / R_{TH}$   $P = (K / R_{TH}) \times E^2$  (3-10) ここで P、  $\Delta T$ 、  $R_{TH}$ 、 K、 E は、それぞれ電力損失 (W)、温度上昇 (℃)、熱抵 抗 (℃/W)、定数、電圧 (V)である。

本研究では、周波数 13.56 MHz と 400 kHz の 2 種類の高周波インバータを 用いて、高周波電力を高周波、出力変成器に入力した。バードメータを高周 波、出力変成器の入力と出力に取り付けた、入力電力と出力電力を測定する ことにより、電力損失を求めた。入力電力に対する、高周波出力変成器の温 度を測定した。

表 3-1 に、高周波出力変成器に用いるフェライトコアの材質、外形寸法と 1次側、2次側のインダクタンスを示す。

| Core material | Ferrite ring core        |                         |                | Inductance           |                     |
|---------------|--------------------------|-------------------------|----------------|----------------------|---------------------|
|               | Outside<br>diameter (mm) | Inside diameter<br>(mm) | Height<br>(mm) | Primary side<br>(µH) | Secondary side (µH) |
| 43            | 14.5                     | 6.5                     | 28.7×2         | 12.9                 | 208                 |
| 61            | 15.2                     | 7.2                     | 29.0×2         | 1.5                  | 27.3                |
| 67            | 14.5                     | 6.5                     | 28.7×6         | 0.6                  | 11.8                |

表 3-1 フェライトコアの特性

## 3-3.1 高周波出力変成器の電力損失の測定



図 3-6 ヒステリシスループの測定回路図

図 3-6 に、フェライトコアのヒステリシス損失、測定回路の概略図を示す。 周波数 13.56 MHz、出力 50 W の高周波インバータを用いた。ポール周波数 (*f<sub>c</sub>*) は、13.56 MHz の 1/100 以下になるように、積分回路 *R、C* を設定した。

励磁電流  $i_p$ の検出には 1  $\Omega$ の無誘導型抵抗を用いた、抵抗 rにかかる電圧 と積分回路  $V_c$ の検出には、差動電圧プローブを用いた。高周波電力の測定に はバードメーターを用いた。

ヒステリシス損失、測定回路の電力損失には、フェライトコアの渦電流損

失と残留損失があり、残留損失は、フェライトコアの1次巻き線銅損、2次巻き線銅損、積分回路 RC における損失となる。

フェライトコアに巻いた、コイルの 1 次側の等価直列抵抗を  $R_{ESI}$ 、2 次側の等価直列抵抗を  $R_{ES2}$  とする。1 次巻き線銅損は、 $P = i_1^2 \cdot R_{ESI}$  で表すことができる、2 次巻き線銅損は、 $P = i_2^2 \cdot R_{ES2}$ となる。

*RC*積分回路の損失は、 $P = i_2^2 \cdot R$ で表すことができる。

周波数 13.56 MHz の高周波電力を高周波出力変成器の 1 次側に給電すると、 フェライトコアに蓄積されたエネルギーが、2 次側に励起される。

積分回路の *R、C*は、励磁電流に対して少ない電流に設定する必要がある。 デジタルオシロスコープの入力インピーダンスの影響を軽減する目的で積分 回路の *C*について、インピーダンスを低くする必要がある。積分回路の時定 数*R、C*は、電圧周期に対して、大きくなるように設定する必要がある。

磁界 Hの測定には、1 次巻線 N<sub>1</sub>に流れる電流 i<sub>1</sub>を測定することにより、

式 (3-11) (アンペアの法則) により、フェライトコアの瞬時値、磁界 Hを 測定できる。

 $H(t) = \frac{N_l}{L} i_l(t) [A/m]$  (3-11) ここで H、N<sub>l</sub>、i<sub>l</sub>、Lは、それぞれ磁界 (A/m)、1 次巻線の巻き数、1 次巻線の

電流 (A)、フェライトコアの磁路長 (mm)である。

コンデンサ電圧を V<sub>c</sub> とした時、式 (3-12)、(3-13) が求まる。2 次巻線 N<sub>2</sub> に 誘電する電圧 V<sub>2</sub> は、ファラデーの誘導法則より、式 (3-14)となる。

式 (3-14) に式(3-12)、(3-13)を代入することにより、式 (3-15) を求めること ができる。式(3-15)を時間積分すると、式 (3-16)となり、まとめると式 (3-17)、 (3-18) となる。ただし時間は、瞬時値となる。*V*<sub>C</sub>が周期関数のため、*R・C*が *t*より大きい条件では、式 (3-19)、(3-20) からコンデンサ電圧 *V*<sub>C</sub>を測定すれば、 磁束密度 *B*を計測できる。

 $v_2(t) = i_2(t) \cdot R + v_c(t)$ [V] (3-12)

$$i_2(t) = C \frac{dv_c(t)}{dt} [A]$$
(3-13)

$$v_2(t) = N_2 \frac{d\phi(t)}{dt} = N_2 S \frac{dB(t)}{dt}$$
[V] (3-14)

$$N_2 S \frac{dB(t)}{dt} = R \cdot C \frac{dv_c(t)}{dt} + v_c(t)$$
[V] (3-15)

$$N_2 \cdot S \int \frac{dB(t)}{dt} dt = R \cdot C \int \frac{dv_c(t)}{dt} dt + \int v_c(t) dt$$
(3-16)

$$N_2 \cdot S \cdot B(t) = R \cdot C \cdot v_c(t) + t \cdot v_c(t)$$
(3-17)

$$N_2 \cdot S \cdot B(t) = (R \cdot C + t) \cdot v_c(t)$$
(3-18)

$$N_2 \cdot S \cdot B(t) = R \cdot C \cdot V_c \tag{3-19}$$

$$B(t) = \frac{R \cdot C}{N \cdot S} V_C(t) \tag{3-20}$$

ここで $v_2$ 、 $i_2$ 、R、 $v_C$ 、C、 $N_2$ 、 $\varphi$ 、Sは、それぞれ 2 次巻線の誘導電圧 (V)、2 次巻線の誘導電流 (A)、抵抗 ( $\Omega$ )、コンデンサ電圧 (V)、コンデンサ静電容量 (F)、2 次巻線の巻き数、単位面積あたりの磁束密度 (T)、フェライトコアの断 面積 (mm<sup>3</sup>)である。

式 (3-11)、式 (3-20) から *I*<sub>1</sub>, *V*<sub>c</sub> を測定することにより、*B*、*H*を求めること ができ、オシロスコープの X-Y リサージュ機能を用いて、*B-H* ループを直読 できる。

この面積がヒステリシスループの 1 周期の損失 ([J/m<sup>3</sup>]) となり、これに周 波数とフェライトコアの体積を乗算することで、ヒステリシス損失電力([W]) を求めることが出来る。

#### 3-3.2 使用機器

高周波のインピーダンス測定には、Keysight の Network analyzer (E5061B 100 k~1.5 GHz)を用いた。

高周波の電圧測定、電流測定、波形の観察には Digital storage oscilloscope (Infiniivision DSO-X-4154A1500 MHz 5 GSa/S) と Teledyne lecroy の High definition mixed signal Digital oscilloscope HD4096 (HDO4034-MS 350 MHz 2.5 GS/S) を用いた。 高周波電力の測定には、Bird のパワーセンサー (MODEL NO. Bird 4024、1.5~32 MHz、3 W~10 kW) とパワーメーター (MODEL NO. Bird 4421) を用いた。負荷抵抗として、最大入力電力 10 kW の 50 Ω 負荷抵抗 (MODEL NO. Bird 8931-115) を用いた。

オシロスコープの電圧プローブには、岩崎計測の High voltage Differential probe (SS-320 100 MHz)の差動プローブを用いた、高電圧プローブには、 Teledyne lecroyの PPE 6KV 4000 MHz を用いた。電流プローブには、岩崎計測の High current probe SS-250 (30 A 100 MHz) を用いた。

DC 部の電流測定には、日置電機のクランプオンハイテスター(MODEL
 NO. HIOKI 3166)と横河電機(30020)を用いた。DC 部の電圧計測には、
 Sanwa のマルチメーター(MODEL NO. PC5000)を用いた。

高周波インバータ用、DC 電源として、高砂製作所 Extender range DC power supply (EX-1500H) 2 台を並列接続で用いた (出力電圧 0~150 V、最大出力 3000 W)。

温度の測定には、Keysight のサーモグラフィ(U5855A -22~350 ℃) 、日置 電機の(Memory hi logger 8430)、TC を用いた。

### 3-4 結果および考察

#### 3-4.1 高周波出力変成器の電力損失

表 3-2 に、周波数 13.56 MHz の高周波電力に対する、高周波変成器のフェ ライトコアの材質に対する電力損失を示す。

表 3-3 に、周波数 13.56 MHz の高周波電力に対する、高周波変成器のフェ ライトコアの材質ごとの温度を示す。

図 3-7 に、周波数 13.56 MHz の高周波入力電力に対する、高周波出力変成器の温度を示す。高周波出力変成器に用いたフェライトコアのキュリー温度は 125 ℃のため、フェライトコアの温度は、 100 ℃ 以下で実験を進めた。

フェライトコアの材質 43、材質 61、材質 67 では、高周波の最大入力は、 500 W、900 W、1 kW となった。フェライトコアの温度は、97.3 ℃、87.1 ℃、 79.7 ℃となった。

図 3-8 に、周波数 13.56 MHz の高周波入力に対する、高周波出力変成器の 電力損失を示す。高周波入力 500 W では、フェライトコアの材質 43、材質 61、材質 67 では、フェライトコアの電力損失は、24 W、7 W、5 W となった。

高周波電力の最大許容入力は、フェライトコアの材質 43、材質 61、材質 67 では、500 W、900 W、1 kW となった。フェライトコアの温度は、97.3 ℃、 90.1 ℃、79.7 ℃ となった。

| Core<br>material | F=13.56 MHz, 50 W<br>Power loss (W) | F=13.56 MHz, 500 W<br>Power loss (w) |  |  |
|------------------|-------------------------------------|--------------------------------------|--|--|
| 43               | 2.05                                | 24                                   |  |  |
| 61               | 0.65                                | 7                                    |  |  |
| 67               | 0.50                                | 5                                    |  |  |

表 3-2 高周波出力変成器の電力損失

表 3-3 高周波出力変成器のフェライトコアの温度

| Core<br>material | F=13.56 MHz, 50 W<br>Temperature (℃) | F=13.56 MHz, 500 W<br>Temperature (℃) |
|------------------|--------------------------------------|---------------------------------------|
| 43               | 33.1                                 | 97.3                                  |
| 61               | 29.2                                 | 50.3                                  |
| 67               | 29.6                                 | 49.0                                  |



図 3-7 13.56 MHz の高周波入力と高周波出力変成器の温度



図 3-8 13.56 MHz の高周波入力と高周波出力変成器の電力損失

表 3-4 に、周波数 400 kHz の低周波電力に対する、高周波変成器に用いる フェライトコアの材質による電力損失を示す。周波数 400 kHz、50 W 入力に 対して、高周波変成器に用いる、フェライトコアの材質 43、材質 61、材質 67 の電力損失は、2.6 W、 10.4 W、13.95W となった。同様に 90 W 低周波入 力では、フェライトコアの材質 43、材質 61、材質 67 の電力損失は、5.6 W、 26.7 W、32.4 W となった。

表 3-5 に、周波数 400 kHz の低周波電力に対する、高周波変成器に用いる フェライトコアの材質による温度を示す。周波数 400 kHz、50 W 低周波入力 に対して、高周波変成器に用いる、フェライトコアの材質 43、材質 61、材質 67 の温度は、36.9 °C、43 °C、46.8 °Cとなった。同様に、90 W 低周波入力で は、フェライトコアの材質 43、材質 61、材質 67 の電力損失は、53.1 °C、 81.8 °C、89 °Cとなった。低周波電力 90 W 以上の入力に対して、フェライト コアが高温になり実験の継続が困難になった。フェライトコアの材質 61、材 質 67 に比べてフェライトコアの材質 43 が最も温度上昇が低い結果となった。

| Core<br>material | F=400 k Hz, 50 W<br>Power loss (W) | F=400 kHz, 90 W<br>Temperature (W) |
|------------------|------------------------------------|------------------------------------|
| 43               | 2.6                                | 5.6                                |
| 61               | 10.40                              | 26.7                               |
| 67               | 13.95                              | 32.4                               |

表 3-4 高周波出力変成器の電力損失と温度

表 3-5 高周波出力変成器の電力損失と温度

| Core<br>material | F=400 k Hz, 50 W<br>Temperature (℃) | F=400 kHz, 90 W<br>Temperature (°C) |
|------------------|-------------------------------------|-------------------------------------|
| 43               | 36.9                                | 53.1                                |
| 61               | 43.0                                | 81.8                                |
| 67               | 46.8                                | 89.0                                |
図 3-9 に、周波数 400 kHz の低周波入力電力に対する、高周波出力変成器の温度を示す。

フェライトコアの材質 43、材質 61、材質 67 では、高周波電力の最大入力 は、250 W、100 W、90 W となった、フェライトコアの温度は、107.2 ℃、 94.2 ℃、89 ℃ となった。

図 3-10 に、周波数 400 kHz の低周波入力電力に対する、高周波出力変成器 の電力損失を示す。フェライトコアの材質 43、材質 61、材質 67 では、図 3-9 と同様に高周波電力の最大入力は、250 W、100 W、90 W となった、フェラ イトコアの損失電力は、28.1 W、30.85 W、32.4 W となった。

周波数 400 kHz では、フェライトコアの材質 61、材質 67 に比べて、フェ ライトコアの材質 43 が最も温度上昇が低く、電力損失が低い結果となった。



図 3-9 周波数 400 kHz での高周波出力変成器の高周波電力と温度



図 3-10 周波数 400 kHz での高周波出力変成器の高周波電力と電力損失

表 3-6 に、周波数 13.56 MHz の高周波入力に対する高周波出力変成器の温度を示す。また、表 3-7 に、周波数 13.56 MHz の高周波入力に対する高周波 出力変成器の電力損失を示す。高周波電力の測定には、高周波電力計(バードメータ)を用いた、入力電力、出力電力を測定して、高周波出力変成器の 電力損失を求めた。

表 3-8 に、周波数 400 kHz の低周波入力に対する高周波出力変成器の温度 を示す。また、表 3-9 に、周波数 400 kHz の低周波入力に対する高周波出力 変成器の電力損失を示す。低周波電力の測定には、バードメータを用いた、 入力電力、出力電力を測定して、電力損失を求めた。

65

| RF input  | Temperature (°C) |      |      |      |  |
|-----------|------------------|------|------|------|--|
| power (W) | Material         | 43   | 61   | 67   |  |
| 0         |                  | 24.5 | 24.5 | 24.5 |  |
| 50        |                  | 33.1 | 26.2 | 26.1 |  |
| 100       |                  | 43.1 | 28.5 | 28.3 |  |
| 250       |                  | 64.5 | 36.2 | 35.9 |  |
| 500       |                  | 97.3 | 50.8 | 49   |  |
| 700       |                  |      | 67.2 | 59.9 |  |
| 900       |                  |      | 87.1 | 71.8 |  |
| 1000      |                  |      |      | 79.7 |  |

表 3-6 13.56 MHz を用いた高周波出力変成器の温度

表 3-7 13.56 MHz を用いた高周波出力変成器の電力損失 PE input Power loss(W)

| RF input      | Power loss(W) |      |      |      |
|---------------|---------------|------|------|------|
| <br>power (W) | Material      | 43   | 61   | 67   |
| 0             |               | 0    | 0    | 0    |
| 50            |               | 2.05 | 0.65 | 0.5  |
| 100           |               | 4.15 | 1.35 | 1.05 |
| 250           |               | 10   | 3.5  | 2.5  |
| 500           |               | 24   | 7    | 5    |
| 700           |               |      | 12   | 7.5  |
| 900           |               |      | 17   | 10.5 |
| <br>1000      |               |      |      | 11.5 |

| 表 <b>3-8</b><br>RF input | 400 kHz を用いた高周波出力変成器の温度<br>Temperature (°C) |       |      |      |
|--------------------------|---------------------------------------------|-------|------|------|
| power (W)                | Material                                    | 43    | 61   | 67   |
| 0                        |                                             | 24.5  | 24.5 | 24.5 |
| 30                       |                                             | 29.6  | 30.8 | 33.6 |
| 50                       |                                             | 36.9  | 43   | 46.8 |
| 90                       |                                             | 53.1  | 81.8 | 89   |
| 100                      |                                             | 58.1  | 94.2 |      |
| 150                      |                                             | 67.9  |      |      |
| 200                      |                                             | 87.2  |      |      |
| 250                      |                                             | 107.2 |      |      |

| RF input  | Power loss(W) |       |       |       |
|-----------|---------------|-------|-------|-------|
| power (W) | Material      | 43    | 61    | 67    |
| 0         |               | 0     | 0     | 0     |
| 30        |               | 1.1   | 4.5   | 6.15  |
| 50        |               | 2.6   | 10.4  | 13.95 |
| 90        |               | 5.6   | 26.7  | 32.4  |
| 100       |               | 6.45  | 30.85 |       |
| 150       |               | 11    |       |       |
| 200       |               | 17.85 |       |       |
| 250       |               | 28.1  |       |       |

表 3-9 400 kHz を用いた高周波出力変成器の電力損失

図 3-11 に周波数 13.56 MHz、出力 50 W の高周波インバータを用いて、高 周波出力変成器のヒステリシス損失を求めた。ヒステリシスループ に囲まれ た面積が大きいほど、電力損失は大きくなる。

実際のヒステリシス電力損失 Wh は次の式で求められる。

 $Wh = V \times f \times W_o \tag{3-21}$ 

ここで $W_h$ 、V、f、 $W_o$ は、それぞれ電力損失 (W)、コアの体積 (mm<sup>3</sup>)、周波数 (MHz)、ヒステリシスループ面積 (J/m<sup>3</sup>)である。

表 3-10 に、周波数 13.56 MHz 、出力 50 W の高周波インバータを用いて、 求めた高周波出力変成器のヒステリシス損失を示す。

ヒステリシス電力損失は、式(3-21)により求めた。周波数 13.56 MHz では、 従来用いた、フェライトコアの材質 43 に比べて、本研究で用いた、フェライ トコアの材質 67 は、ヒステリシス損失を 54.7 % 低減した。

67



図 3-11 13.56 MHz での高周波出力変成器のヒステリシスループ

| Core<br>material | Hysteresis loss (J/m <sup>3</sup> ) | Hysteresis power loss (W) |
|------------------|-------------------------------------|---------------------------|
| 43               | $0.609 \times 10^{-3}$              | 1.2656                    |
| 61               | $0.301 \times 10^{-3}$              | 0.6253                    |
| 67               | $0.276 \times 10^{-3}$              | 0.5731                    |

表 3-10 13.56 MHz、高周波出力変成器のヒステリシス損失

図 3-12 に、周波数 400 kHz、出力 50 W 低周波インバータを用いて測定した、高周波出力変成器のヒステリシス損失を示す。

表 3-11 に、周波数 400 kHz、出力 50 W の低周波インバータを用いて求めた、高周波出力変成器のヒステリシス損失と電力損失を示す。

高周波出力変成器に用いた、フェライトコアの材質 43、材質 61、材質 67、 のヒステリシス電力損失は、4.078 W、2.2304 W、3.5858 W となった。

本研究で用いた、フェライトコアの材質 67 は、従来用いたフェライトコアの材質 43 に比べて、電力損失を 12 % 低減した。



図 3-12 400 kHz での高周波出力変成器のヒステリシスループ

| Core<br>material | Hysteresis loss (J/m <sup>3</sup> ) | Hysteresis power loss (W) |
|------------------|-------------------------------------|---------------------------|
| 43               | $0.6654 \times 10^{-3}$             | 4.0780                    |
| 61               | $0.3639 \times 10^{-3}$             | 2.2304                    |
| 67               | $0.5851 \times 10^{-3}$             | 3.5858                    |

表 3-11 400 kHz、高周波出力変成器のヒステリシス損失

図 3-13 に、フェライトコアの入力周波数に対する損失係数を示す。また、 表 3-12 に、高周波出力変成器の周波数に対する損失係数を示す。

周波数 400 kHz での損失係数は、フェライトコアの材質 43、材質 61 では、  $9\times10^{-5}$  (tan $\delta/\mu$ i)、 $3\times10^{-5}$  (tan $\delta/\mu$ i)になった。材質 67 については不明である。

周波数 13.56 MHz での損失係数は、フェライトコアの材質 61、材質 67 では、1.4×10<sup>-4</sup> (tanδ /μi)、7×10<sup>-5</sup> (tanδ /μi)となった。材質 43 については不明である。

フェライトコアの材質 43、 材質 61、材質 67 では、500 kHz、3 MHz、 10 MHz 以上の高い周波数において、急激に損失係数が増加している。周波 数の増加に伴い、フェライトコアの残留損失が大きくなる。残留損とは、高 周波電流を加えると、磁束が磁界に追従しなくなる現象である。高周波では 磁束が磁界に反応することができないため、磁束密度は飽和に達しない。



図 3-13 フェライトコアの周波数に対する損失係数

| Core<br>material | 400 kHz Relative loss<br>factor (tanδ/µi) | 13.56 MHz Relative loss factor (tanδ/µi) |
|------------------|-------------------------------------------|------------------------------------------|
| 43               | $9 \times 10^{-5}$                        |                                          |
| 61               | $3 \times 10^{-5}$                        | $1.4 \times 10^{-4}$                     |
| 67               |                                           | $7 \times 10^{-5}$                       |

表 3-12 高周波出力変成器の周波数に対する損失係数

## 3-4.2 高周波インバータの電力変換効率と電力損失の理論値

DC 電力から高周波電力への電力変換効率は次のように求められる。

電力変換効率  $\eta_D$ は、 $V_{DS}$ 、 $V_{min}$ 、および  $\varphi$ の関数として求めることができる。

$$\eta_D = \frac{1}{2} \left( 1 - \frac{V_{min}}{V_{DS}} \right) \frac{\varphi - \sin\varphi \cos\varphi}{\sin\varphi - \varphi \cos\varphi}$$
(3-22)

ここで $\eta_D$ 、 $V_{DS}$ 、 $V_{min}$ 、 $\varphi$ は、それぞれ電力変換効率(%)、ドレイン電圧(V)、 最小ドレイン電圧(V)、ドレイン電圧の流通角(rad)である。

B 級動作では φ=π/2 となり、理想的な条件  $V_{min} = V_{DS} = 0$ 

$$\eta_D = \frac{\pi}{4} \left( 1 - \frac{V_{min}}{V_{DS}} \right) \tag{3-23}$$

$$\eta_D = \frac{\pi}{4} = 78.5 \% \tag{3-24}$$

実際の測定にあたり、短波帯で大電力を取り扱う場合、浮遊容量や誘導ノ イズ等により、電圧、電流、電力の測定誤差を 10%以内とすることは容易で はない。

周波数 13.56 MHz を用いて、プッシュプル型、高周波インバータの高周波 出力変成器に、フェライトコアの材質 43、材質 61、材質 67 を取り付け、高 周波インバータの出力に対する高周波出力変成器の温度を測定した。図 3-14 に、その結果を示す。

従来、高周波出力変成器に用いた、フェライトコアの材質 43 では、高周波 インバータ出力 800 W において、高周波出力変成器の温度は 123 ℃となった。 フェライトコアのキュリーは、温度が 125 ℃ のため、実験の継続が困難とな った。同様に、フェライトコアの材質 61 では、高周波インバータ 1 kW 出力 時のフェライトコアの温度は、82.5 ℃ となった。

本研究で用いたフェライトコアの材質 67 では、高周波インバータ 1 kW 出 力時のフェライトコアの温度は、60 ℃ となった。



図 3-14 高周波インバータの出力と高周波出力変成器の温度

図 3-14 に結果を示す。周波数 13.56 MHz で用いたプッシュプル型、高周波 インバータの高周波出力変成器に、フェライトコアの材質 43、材質 61、材質 67 を取り付け、高周波インバータの出力に対する電力損失を測定した。 図 3-15 に、その結果を示す。

高周波インバータ 出力 800 W 時の電力損失は、フェライトコアの材質 43、 材質 61、材質 67、では、485.9 W、436 W、425.3 W の電力損失が発生した。

本研究で用いた、フェライトコアの材質 67 は、高周波インバータ出力に対して、急激な電力損失は増加は認められないが、フェライトコアの材質 43 では、高周波インバータの出力 600 W 以上では、電力損失が増加した。

表 3-13 に、高周波インバータ 800 W 出力時の高周波出力変成器の電力損失 と温度を示す。



図 3-15 高周波インバータ出力と電力損失

表 3-13 高周波インバータ出力 800 W での高周波出力変成器の電力損失と温度

| Core<br>material | 13.56 MHz Temperture of | 13.56 MHz Loss of     |  |  |
|------------------|-------------------------|-----------------------|--|--|
|                  | ferrite core (°C)       | RFpower (W)           |  |  |
|                  | RF output power 800 W   | RF output power 800 W |  |  |
| 43               | 123                     | 485.9                 |  |  |
| 61               | 80                      | 436.0                 |  |  |
| 67               | 58                      | 425.3                 |  |  |

図 3-16 に、周波数 13.56 MHz のプッシュプル型、高周波インバータの出力 に対する、高周波出力変成器の電力変換効率を示す。 高周波インバータ 800 W 出力時の電力変換効率は、フェライトコアの 材質 43、材質 61、材質 67 では、62.2%、64.7%、65.3%となった。

本研究で用いた、フェライトコアの材質 67 は、材質 43 に比べて、 3.1 % 電力変換効率が高かった。

従来、フェライトコア材質 43 は、30 MHz から 200 MHz までの広域トラン ス材料として、フェライトコア材質 61 は、10 MHz から 200 MHz までの広域 トランス材料として推奨された。また、フェライトコア材質 67 は、400 MHz 以下の広域トランス材料として推奨された。従来、13.56 MHz では材質 43 が 一般的に用いられた。本研究の 13.56 MHz、50 W の高周波電力を用いたヒス テリシス検出回路では、フェライトコアの材質 43、材質 61、材質 67 による ヒステリシス損失を 1.266 W、0.625 W、0.573 W と従来用いた材質 43 が最も 損失が大きく、材質 67 が最も損失が小さいことが確認できる。

本研究により、高周波電力と終端抵抗 50 Ω を用いた電力損失と発熱の測定 では、実際に 1 k W の高周波電力を高周波変成器に入力することにより、高 周波変成器の高周波入力に対する発熱と電力損失について測定することが可 能となった。表 3-13 が示す様にフェライトコアは、使用する周波数での高周 波電力に対する発熱が最も重要な要素となる。フェライトコアの温度により 使用電力の制限が発生する。使用温度を 80 ℃と仮定すると高周波変成器の材 質 43、材質 61、材質 67 では、最大出力は 600 W、800 W、1 kW 以上となる。 材質 43、61 は、材質 67 と比較して、同じ出力でもキュリー温度により近く なるため、電力損失が大きくなったと考えられる。

74



図 3-16 高周波インバータ出力と電力変換効率

## 3-5 まとめ

本章では、プラズマ生成装置に用いる、周波数 13.56 MHz、出力 1 kW のプ ッシュプル型、高周波インバータの高周波出力変成器について、電力損失、 電力変換効率と温度の測定について、3 つの測定方法を検討した。

1. 高周波出力変成器に高周波インバータと、終端抵抗 50 Ω を接続して、インピーダンス 50 Ω 負荷条件での電力損失と温度を求めた。

- 高周波出力変成器のヒステリシス損失を求めるために、ヒステリシスル ープ測定回路を用いた本研究では、差動電圧プローブとデジタルストレー ジオシロスコープを用いて、電力損失を求めた。
- 3. フェライトコアの材質 43、材質 61、材質 67 を高周波出力変成器に組み つけ、高周波インバータの高周波出力変成器に用いて、電力損失、高周波 電力変換効率と温度を求めた。

上記項目について検討した結果、

(1) 50 Ω抵抗負荷での電力損失の測定では、周波数 13.56 MHz、高周波 500 W
 入力では、フェライトコアの材質 67 は、材質 43 に比べて、フェライトコアの電力損失を 19W、79% 低減した。周波数 400 kHz、90 W 入力では、フェライトコアの材質 67 では、材質 43 に比べて、電力損失が 26.8 W、578% 増加した。

従来、フェライトコアの材質 43 は、 30 から 200 MHz の広帯域トラン ス材料とされていた。B-H アナライザーなどで、一般的に用いた 400 kHz の低周波を用いた測定では、13.56 MHz の測定値と大きく異なり 400 kHz の測定値は参考にならないため、実際に使用する周波数での測定値が最 も重要になる。

周波数 13.56 MHz 、高周波 500 W 入力時の高周波出力変成器の電力変換効率と温度は、フェライトコアの材質 43、材質 67 では、 95.2 % 、 99.9 %、となった。温度は、97.3 ℃、49 ℃ となった。

フェライトコアの材質 67 について、DC 電源装置の最大出力を超えた ため、材質 67 の最大高周波出力を測定することができなかった。今後課 題として、DC 電源を見直して、材質 67 の最大高周波出力を測定する必 要がある。

 (2) 従来用いた、ネットワークアナライザー、B-H アナライザーの測定用高周 波電力は、5 mW、5 W と低い。それに対し、本研究で用いた測定用高 周波電力は 50 W と高いため、従来に比べて、10 倍から1 万倍大きな電 力で、ヒステリシス損失の測定を行った。

ヒステリシス損失測定回路では、励磁電流検出用、抵抗 1 Ω の許容入 力により、最大高周波入力は、50 W に制限された。高周波出力変成器の 磁気飽和までの高周波電力を入力することができなかった。

(3) 高周波出力変成器の使用温度を 80 ℃とすると、高周波インバータに用いた、高周波出力変成器の出力は、フェライトコアの材質 43、材質 61、材質 67 では、600W、800 W、1 kW 以上となった。

従来用いた、高周波インバータでは、高周波出力変成器を 4 個と高周 波電力合成器を用いて、高周波出力 1 kW を実現していた。

本研究では、フェライトコアの材質 67 を用いることで、高周波出力変 成器を 1 個にできた、高周波インバータの回路構成の簡素化、小型化に 貢献できた。

- Shun Suzuki, Toshihisa Shimizu, "A Study on Efficiency Improvement of Highfrequency Current Output Inverter Based on Immittance Conversion Element", IEEJ Journal of Industry Applications, Vol.4 No.3, pp. 220-226 DOI : 10.1541 / ieejjia. 4. 220 (2015).
- (2) 鈴木大樹,池田弘明,吉田博文,「2.5MHz で出力 1kW のフルブリッジ形
  MOS-FET 式電力インバータの電力損失と効率」, 電気学会論文誌, 117-D巻, 1号, pp. 35-43, 1997 年 1 月).
- (3) 池田弘明, 生岩量久,「出力10kWを有するMOS-FET式中波帯電力増幅器の試作」, 電気学会論文誌, 106-C巻, 7号, pp. 127-134(1986年 7月).
- (4) A. Egawa, H. Ikeda, S. Shinohara, "MOS-FET DC-RF Power Inverter of New Current-Fed Type", Proceedings of IECON'88, pp. 628-633 (1988).
- (5) H. Saotome, D. Uramoto, "Measurement of Dynamic Loss Parameter in Ferrites" IEEJ Trans. FM, Vol. 124, No. 3, pp. 260-264 (2004) (in Japanese).
- (6) H. Saotome, T. Kawasaki, and Y. Sakaki, "Iron Loss Evaluation of Ferrites by the Dynamic Magnetic Loss Parameter" IEEJ Trans. IA, Vol. 116, No. 6, pp. 559-565 (1996) (in Japanese).
- (7) H. Saotome, T. Shiraishi, "Mathematical Model of the Ferrite Core Taken the Magnetic Hysteresis Loss into Account for Circuit Simulations" IEEJ Trans. FM, Vol. 125, No. 10, pp. 852-853 (2005) (in Japanese).

# 第4章 MOS-FET 高周波インバータの電力変換効率と 電力損失

#### 4-1 はじめに

半導体製造装置のプラズマ生成装置では、一般的に周波数 13.56 MHz の高 周波インバータが用いられる。高周波インバータでは、高周波に適するよう に設計されていないと、MOS-FET は安定した動作をしない。短波帯で 1 kW 以上の電力を取り扱うには、特殊な高周波技術が必要である。

一般的に、短波帯において、出力 1 kW 以上の高周波インバータ回路には、 プッシュプル回路が用いられる。プッシュプル型の回路構成は、比較的、単 純という長所があるが、短所として、ドレイン・ソース間の耐圧が高い MOS-FET が必要となる<sup>(1)</sup>。

短波帯では、MOS-FET のリードインダクタンスや電極間のキャパシタンス など、わずかな寄生要素が電力変換効率に大きく影響する。また MOS-FET は、電力損失により簡単に焼損する。

高周波インバータで用いられる、高周波出力変成器や高周波出力合成器の 発熱は、電力損失が発生していることを意味している。高周波インバータの 電力変換効率を向上させるためには、電力損失が減少すれば発熱も抑制され、 安定した動作が期待できる<sup>(2)-(7)</sup>。

本章では、周波数 13.56 MHz、1 kW 出力の高周波インバータを用いて、電力損失と変換効率を高める技法として、高周波出力合成器を使用しない、高効率、高周波インバータについて述べる。

従来の MOS-FET アレイは、MOS-FET 2 個と高周波出力変成器を組み合わ せ MOS-FET アレイを構成した。MOS-FET アレイ 4 組と高周波出力合成器を 用いて高周波出力 1 kW を得た。

本章では、高効率、高周波出力変成器とアキシャル構造 PCB の MOS-FET 並列回路を用いた、高効率型、高周波インバータの電力損失と温度、電力変 換効率について述べる。

#### 4-2 高周波インバータの回路構成と動作原理

本研究では、電力損失と電力変換効率を比較検討するため、一般的なプッシュプル型の MOS-FET 高周波インバータ(以下、従来型)と、高効率且つプッシュプル型の MOS-FET 高周波インバータ(以下、高効率型)を製作した。

まずはじめに従来型における、周波数 13.56 MHz、出力 1 kW の基本構成と 動作原理を述べる。次に、本研究の高効率型における、周波数 13.56 MHz、 出力 1 kW の基本構成と動作原理を述べる。

#### 4-2.1 従来型、高周波インバータの基本構成と動作原理

図 4-1 に、従来型の基本構成を示す。高周波パワーアンプ(RF Power AMP) では、2 個の MOS-FET 用いた、プッシュプル回路の構成単位(MOS-FET アレ イ)とする。従来型では、N 個(N: 正の整数)のアレイが並列に接続され、電 力容量が N 倍になる。従来型インバータでは MOS-FET アレイの並列接続数 はN=4となる。



図 4-1 従来型、高周波インバータの基本構成図

図 4-2 に、従来型の基本回路構成図を示す。図 4-3 に MOS-FET アレイの基本回路図を示す。高周波ドライブアンプからの駆動信号は、分配器(Splitter) に入力され、高周波パワーアンプに分配される。MOS-FET アレイの出力は、 高周波出力合成器(Combiner)によって、高周波出力を合成した。高周波出力 は、同軸ケーブルを用いて 50 Ω の終端抵抗と接続している。



図 4-2 従来型、高周波インバータの基本回路図



図 4-3 従来型、高周波 MOS-FET アレイの基本回路図

図 4-4 に、従来型、B 級プッシュプルの動作を示す。第3章の図 3-4 に、プ ッシュプル型、高周波インバータを動作に示した。MOS-FET ゲート入力波は、 方形波ではなく、正弦波とした。これにより、MOS-FET 1 と MOS-FET 2 が 同時にオンになって、短絡することが避けられる。



図 4-4 B 級プッシュプルパワーアンプの動作

#### 4-2.2 高効率型インバータの基本構成と動作原理

図 4-5 に、本研究で用いた、高効率型のプッシュプル MOS-FET 高周波イン バータの基本回路構成を示す。従来型に比べて、高周波ドライブ出力の分配 器(Splitter)、高周波出力合成(Combiner)が省略され、回路構成が単純化されて いる。



図 4-5 高効率型、高周波インバータの基本構成図

図 4-6 に、高効率型インバータの回路図を示す。高周波パワーアンプには、 MOS-FET4 個が並列に接続され、合計 8 個の MOS-FET が交互にプッシュプ ル動作を行う。

従来型の MOS-FET アレイに比べて、電力容量は 4 倍になる。MOS-FET4 個の並列接続の構成では、各 MOS-FET の振幅に差が生じないように、それ ぞれの振幅電圧を合わせる必要がある。

高周波インバータの動作電圧、*V<sub>DS</sub>*を DC 42 V とした、MOS-FET がアイド ル状態でのドレイン電流が 200 mA になるように、各 MOS-FET のバイアス電 圧を調整して、MOS-FET の振幅電圧を調整した。



ATT

図 4-6 高効率型、高周波インバータの基本回路図

## 4-2.3 高周波インバータの MOS-FET 並列接続による課題

従来、MOS-FET 高周波インバータでは、全損失(Total Device Dissipation, PD)が 150 W から 300 W 程度の MOS-FET を並列接続することで、経済性の 向上が図られた。

MOS-FET の並列接続で考慮すべき課題は、MOS-FET 素子の動作電圧である。ゲート閾値電圧(Gate Threshold Voltage,  $V_{GS}$  (TH))の個体差によって生じる、動作電流のばらつきにより、 $V_{GS}$  (TH) の低い素子に電流が集中して、発熱や焼損が生じる。

従来の MOS-FET アレイでは、MOS-FET の配線長が異なり、リードインダ クタンスに差が生じ、MOS-FET の動作に遅延が発生する。 図 4-7 に、本研究で用いた、MOS-FET (MACOM 社製、MRF150)の  $V_{GS}$ 電圧とドレイン電流を示す。MOS-FET の動作電圧である  $V_{GS}$ (TH)は、DC1~ 5 V と大きくばらつき、これにより電流アンバランスが発生する。

本研究では、MOS-FET を  $V_{GS}$  (TH) DC 3 ± 0.1 V の範囲内で選別し、この 選別品の動作範囲を Select zone として示した。このように既製品の MOS-FET を選別するだけでも、ばらつきを抑えることができる。



図 4-7 MOS-FET の V<sub>GS</sub>とドレイン電流

図 4-8 に、単純に MOS-FET 4 個をプリント基板(PCB)に、並列接続した一 例を示す。電源ラインのソース側のリードインダクタンスにより、帰還電電 圧は、T1→T2→T3→T4 の順に動作するが、一方でゲートーソース間の電圧 変化は、T4→T3→T2→T1 の順にゲートを動作させる。T1 は最初にオン動作 を行い、最後にオフ動作を行う。各素子間で動作時間が異なり、大きな損失 電力が発生し、焼損など故障の原因となる。

85



図 4-8 一般的な MOS-FET 並列接続図

図 4-9 に、リードインダクタンスを解決する一考として、PCB での等長配線(シンメトリック配線)例を示す。このシンメトリック配線を実際に用いるには、PCBの実装密度が低く、並列素子あたりの PCB が大きくなる。

プッシュプル回路構成の MOS-FET アレイでは、シンメトリック MOS-FET が2セット必要となり、更に大きくなるため、高周波動作では課題がある。



図 4-9 シンメトリック MOS-FET 並列接続図

図 4-10 に、本研究で用いた、アキシャル型 PCB の積層構造図を示す。ア キシャル型を用いた、PCB に MOS-FET 4 個を並列接続することで、比較的、 簡単に高密度 PCB が可能となる。

ソースを基板上部、ドレインを基板下部に、それぞれ銅版層で作成し、そ の間をガラスエポキシの絶縁層を挟んだ。

ソースレイヤー、ドレインレイヤーの銅版層を一般的な 35 μm から 125 μm に厚くした。MOS-FET との接続には、スルーホールを用いて直接ソースレイ ヤー、ドレインレイヤーに接続することによりリードインダクタンスの低減 を検討した。この積層により、キャパシタンスが発生する。ゲートについて は、等長の同軸ケーブルを用いて、各 MOS-FET のゲートと接続した。



図 4-10 アキシャル型 PCB の積層構造

図 4-11 に、アキシャル型 PCB に形成される等価回路を示す。アキシャル 構造を用いた PCB により、キャパシタンスを介して、インダクタンスで発生 した電圧が重畳され、各 MOS-FET のゲートーソース間電圧は等しくなる。 キャパシタンスは、

 $C = \varepsilon_0 \varepsilon_r (S/l)$  (4-1) で与えられる。ここで  $\varepsilon_0$ 、  $\varepsilon_r$ 、 S、 *l* は、それぞれ真空中の誘電率 (F/m)、 PCB の誘電率 (F/m)、 PCB 電極面積 (m<sup>2</sup>)、 PCB 電極間の距離(m)である。

ノイズの振動の大きさは、リードインダクタンスと MOS-FET のスイッチ ング速度で決まる。プリント基板材料 FR4 を用いた、 $\varepsilon_r$  は周波数 13.56 MHz では、4.8 となった。銅版層を一般的な 35  $\mu$ m から 125  $\mu$ m にする、また配線 幅を 8.6 mm から 65 mm の PCB 全幅にすることにより抵抗値は、943 mΩ か ら 323  $\mu$ Ω と、99.9 % 低減した。リードインダクタンスは、137 nH から 73 nH に削減によりノイズによる振動を低減した。



図 4-11 アキシャル型 MOS-FET 並列接続の等価回路

図 4-12 に、並列接続した MOS-FET の等価回路を示す。 $L_G$ 、 $L_D$ 、 $L_S$  は、それぞれゲート、ドレイン、ソースのリードインダクタンスである。また、 $C_{mi}$ 、 $C_{GS}$ は、それぞれドレインーゲート間、ゲートーソース間の静電容量を示す。 $r_G$ は、ゲート抵抗を示す。

MOS-FET のゲートをデカップリングを行わないまま並列接続を行うと、  $C_{mi}$  と  $L_G$  により共振回路が形成され、ゲートの寄生振動が発生する。

この共振回路のリアクタンス(インダクタンス  $L \ge + + r + r \ge - 2 \ge C$ )と 抵抗 Rに対する比率 Qは、

 $Q = j\omega L/R$  ,  $Q = 1/j\omega CR$  (4-2) で与えられる。ここで*ω、L、C、R*は、それぞれ角周波数 (rad/s)、インダク タンス (H)、キャパシタンス (F)、抵抗 (Ω)である。

*Q*は非常に大きく、容易に異常発振を招く。*Q*を低下させ安定させるには、 共振回路の損失を増加させることが効果的である。

ゲートに 3  $\Omega$  から 33  $\Omega$  の抵抗を取り付けることにより、寄生振動を低減で きる。ゲートの寄生振動を低減させるため、Select zone に該当する MOS-FET のゲートに抵抗を直列に接続した。



図 4-12 MOS-FET を並列接続した、高周波インバータの等価回路図

4-3 実験方法

本研究では、従来型と高効率型、高周波インバータを用いて、電力損失の 比較を行った。

MOS-FET を用いた、高周インバータの電力変換効率を高めるには、高周波 インバータを構成する、要素ごとの電力損失を測定する必要がある。本研究 では、高周波インバータを構成する要素のうち、以下の3つに注目した。

(1) MOS-FET アレイ

従来型は、MOS-FET 2個を用いた、プッシュプル回路(MOS-FET アレイ) を構成した、高周波出力合成器を4組を用いて、高周波出力1kWの高周 波インバータを構成していた。

高効率型は、アキシャル構造 PCB を用いて MOS-FET 4 個を並列接続した、 プッシュプル回路を構成した。MOS-FET 8 個を用いて、高周波出力 1 kW の高周波インバータを構成した。

(2) 高周波出力変成器

従来型では、MOS-FET アレイ 4 組は、それぞれに高周波出力変成器を用いた。高周波出力変成器には、フェライトコアの材質 43 を用い、高周波出力 1 kW の高周波インバータの高周波出力変成器には、48 個のフェライトコ アを用いた。

本研究の高効率型では、アキシャル構造 PCB を用いて、MOS-FET 4 個を並 列接続し、合計 8 個の MOS-FET を高周波出力変成器に接続した。高周波 出力変成器には、フェライトコアの材質 67 を 4 個を用いて、高周波出力変 成器を構成した。

(3) 高周波出力合成器

従来型では、MOS-FET アレイの高周波出力は 250 W のため、高周波出力 1 kW を得るには、MOS-FET アレイ 4 組の高周波出力を高周波出力合成器 を用いて、出力合成する必要がある。

高効率型では、MOS-FET アレイ単体で、高周波出力1kW以上となり、高 周波出力合成器を必要としない。

プッシュプル型 MOS-FET 高周波インバータでは、電力損失によって素子 や部品に発熱が生じるが、以上の 3 要素は特に発熱するため、強制空冷が必 要となる。

高周波インバータには、数多くの部品が使用されており、他にも様々な要素で電力損失していると考えられるが、電力損失の大部分は、この3要素が占める。電力損失 *P*は、素子や部品の発熱から計測を間接的に行うことができ、次の式により求めることができる。

 $P = \Delta T / R_{TH}$   $P = (K / R_{TH}) \times E^2$  (4-3) ここで P、  $\Delta T$ 、  $R_{TH}$ 、 K、 E は、それぞれ電力損失 (W)、温度上昇 (°C)、熱抵 抗 (°C/W)、定数、電圧 (V)である。

本研究では、高周波出力 1 kW の高周波インバータを用いて、上記の 3 要素について、入力電力に対して、得られる高周波出力電力と温度上昇を測定した。各要素における従来型と高効率型での電力損失と温度、電力変換効率を比較した。

90

**4-3.1 MOS-FET**のゲート抵抗による高周波出力と変換効率

図 4-13 に、アキシャル構造の MOS-FET アレイを用いた高周波インバータ を示す。

高周波変成器には、50 Ω の終端抵抗を取り付け、MOS-FET ソースードレ イン間を、測定周波数 13.56 MHz とし、ネットワークアナライザーを用いて、 インピーダンスを測定した。

MOS-FET 1 から 8 (図 4-6) のソースードレイン間のインピーダンスをネ ットワークアナライザーを用いて測定した。



図 4-13 高効率型 MOS-FET アレイのソース-ドレイン測定

## **4-3.2** MOS-FET アレイの損失電力の測定

図 4-14 に、従来型 MOS-FET アレイを用いた高周波インバータを示す。

従来型は、MOS-FET アレイを N = 4 とした構成により、4 個の MOS-FET アレイの高周波出力を高周波出力合成器を用いて、高周波出力 1 kW に高周 波出力合成する。

図 4-15 に、本研究で用いた高効率型インバータの MOS-FET アレイを示す。

本研究では、Case211-11, Style2 のケース入りの MOS-FET を使用した。この金属ケースは MOS-FET のソースに接続されている。ソース電極は放熱板

に固定しており、プリント回路基板上のソースに直結してある。

高周波インバータの動作が安定するように、アキシャル構造の PCB 回路では、基板の回路パターンが形成されていない裏面を、共通接地電位に接続している。

高効率型、高周波インバータの MOS-FET アレイは、4 個の MOS-FET が並 列に接続されている、実効的なオン抵抗は、各 MOS-FET のオン抵抗の 1/4 に 減少している。



図 4-14 従来型 MOS-FET アレイの外観写真



図 4-15 高効率型 MOS-FET アレイの外観写真

図 4-16に、本論文で用いた放熱器を示す。上部は、 $328 \times 150 \times 10 \text{ mm}$ の銀 メッキ処理した銅板と、下部は、 $328 \times 150 \times 78 \text{ mm}$ のアルミニウム製の櫛形放 熱板の組み合わせとなる。合計の放熱表面積は 1.6 m<sup>2</sup> となる。この放熱器の 左右に、風量 7.35 m<sup>3</sup>/sの冷却ファンを 2 個取り付け、写真左から右方向に 強制空冷を行った。

放熱器の熱抵抗を計測するために、30 Ωの巻き線抵抗を用いて、入力電力 に対する放熱器の温度上昇を測定して、熱抵抗を求めた。

図 4-17 に、従来型、MOS-FET2 個を用いたプッシュプル回路の MOS-FET アレイ 4 組を実装した、高周波出力 1 kW の高周波インバータを示す。実験 には、MOS-FET アレイに供給する DC 電圧を可変して、従来型 MOS-FET ア レイの高周波出力と電力損失、温度を測定した。

図 4-18 に、高効率型、MOS-FET アレイを用いた高周波インバータを示す。 アキシャル構造 PCB を用いて、MOS-FET4 個を並列接続した、プッシュプル 回路には、MOS-FET8 個を用いた。

高周波インバータの出力部には、ローパスフィルタと高周波電力計を取り 付け、50Ωの終端抵抗を接続した。

実験には、MOS-FET アレイに供給する、DC 電圧を可変して、MOS-FET アレイの高周波出力と電力損失、温度を測定した。



図 4-16 放熱器の外観写真



図 4-17 従来型、MOS-FET アレイ 4 個を用いた高周波インバータ



図 4-18 高効率型 MOS-FET アレイの電力損失

# 4-3.3 高周波出力変成器の電力損失の測定

図 4-19 に、従来型、高周波出力変成器を示す。 外径 22 mm、内径 18 mm、 高さ 6 mm の高周波出力変成器には、フェライトコアを 6 個ずつ積み重ねて、 相互に接着した、高さ約 38 mm の大型フェライトコアを製作した。

高周波出力変成器には、大型フェライトコア 2 個を用いた。コイルの巻線 には、1 次側は、直径 16 mm、肉厚 0.5 mm の銅パイプを用いた。2 次側には、 直径 1.6 mm のテフロン被覆銅線を4本をツイストして用いた。一次巻線は1 回巻き、二次巻線は 2 回巻きとした。コイルの 1 次側、2 次側のインダクタ ンスは、0.6 µH、2.9 µH となった。フェライトコアのキューリー温度は 125 ℃以下のため、MOS-FET アレイの実験と同様に、フェライトコアを 7.35 m<sup>3</sup>/s の風量で強制空冷しながら測定を行った。



図 4-19 従来型インバータの出力変成器の外観写真

|                                    |                                                                 | _            | Ferrite ring core           |                            | Inductance     |                      |                        |
|------------------------------------|-----------------------------------------------------------------|--------------|-----------------------------|----------------------------|----------------|----------------------|------------------------|
|                                    |                                                                 |              | Outside<br>diameter<br>(mm) | Inside<br>diameter<br>(mm) | Height<br>(mm) | Primary<br>side (μH) | Secondary<br>side (μH) |
|                                    | Output tr                                                       | ansformer    | 22                          | 18                         | 6×6            | 0.6                  | 2.9                    |
| Conventional push-pull inverter    | First stage    Output  Second    Combiner  stage    Output part | First stage  | 22                          | 12                         | 6×2            | 3.2                  | 3.2                    |
|                                    |                                                                 | Second stage | 22                          | 12                         | 6×2            | 2.1                  | 2.1                    |
|                                    |                                                                 | 22           | 12                          | 6×6                        | 2.6            | 2.7                  |                        |
| High efficiency push-pull inverter | Output tr                                                       | ansformer    | 14                          | 6                          | 28×2           | 13.1                 | 114                    |

# 表 4-1 フェライトリングコアの特性

図 4-20 に、高効率型、高周波インバータに用いた高周波出力変成器を示す。 高周波出力変成器には、外径 14 mm、内径 6 mm、高さ 28 mm、材質 67 のフ ェライトコア 2 個を積み重ねて相互に接着した、高さ 56 mmの大型フェライ トコア 2 個を用いた。高周波出力変成器のコイル、1 次側巻線には、直径 7 mm、肉厚 0.5 mmの銅パイプを用いた。2 次側には、直径の 2.0 mm テフロ ン被覆銅線を用いた。 ー次巻線は1回巻き、二次巻線は3回巻きとした。コイルの1次側と2次 側のインダクタンスは、13.1 µH、114 µHであった。



図 4-20 高効率型インバータの出力変成器の外観写真

図 4-21 に、50 Ω 負荷での電力損失の測定に用いた、従来型、高周波出力変成器を示す。また、図 4-22 に示すように、従来型、高周波出力変成器の一次入力には、高周波インバータ、出力インピーダンス 50 Ω を取り付けた、2 次出力には、50 Ω の終端抵抗を取り付けた。そして、高周波出力変成器のイン ピーダンスを 50 Ω に整合するために、高周波出力変成器のコイル巻き数を 1 t:2t と 2t:1tとして、インピーダンス変換を行った。

測定値の電力損失は、高周波出力変成器 2 個の電力損失の合計となる。従 来型高周波インバータでは MOS-FET アレイと高周波出力変成器を 4 組を用 いた構成となるため、電力損失は測定値の 2 倍となる。



図 4-21 従来型、測定用高周波出力変成器



#### 図 4-22 従来型、高周波出力変成器の電力損失の測定回路

図 4-23 に、50 Ω 負荷での電力損失の測定に用いた高効率型、高周波出力変 成器を示す。

図 4-24 に示すように、高効率型、高周波出力変成器の一次入力には、高周 波インバータ、出力インピーダンス 50 Ωを取り付けた。2 次出力には、50 Ω の終端抵抗を取り付けた。高周波出力変成器のインピーダンスを 50 Ωに整合 するために、高周波出力変成器のコイル巻き数を1t:3t と3t:1tとして、 インピーダンス変換を行った。

測定値の電力損失は、高効率型、高周波出力変成器 2 個の電力損失の合計 となる。高周波出力変成器の電力損失は、測定値の 1/2 となる。



図 4-23 高効率型、高周波出力変成器



図 4-24 高効率型、高周波出力変成器の電力損失測定回路

## 4-3.4 高周波出力合成器の損失電力の測定

図 4-25 に、従来型、高周波インバータに用いた高周波出力合成器を示す。 高周波出力合成器には、外径 22 mm、内径 12 mm、高さ 6 mmのフェライト コアを用いた。

フェライトコア2 個を積み重ねて接着して、高さ12 mmの大型リングコア を製作した。大型リングコア2 個を並列に配置して、高周波出力合成器を構成した。コイルの巻線は、1 次側、2 次側共に、直径1.2 mmの絶縁被覆銅線 2本をツイストして使用し、一次巻線は1回、二次巻線は4回巻きとした。



図 4-25 高周波出力合成器

図 4-26 に、従来型、高周波インバータに用いた高周波出力合成器の回路を 示す。4 ポートの高周波入力部から、第一段階(First stage)では、4 ポート から 2 ポートに高周波出力合成を行い、同様に、第二段階(Second stage)で は、2 ポートから 1 ポートに高周波出力合成を行う。

出力部(Output part)は、1:4のインピーダンス変換トランスを用いて、

高周波出力合成器、第二段階の出力インピーダンス 12.5 Ω から 50 Ω にイン ピーダンス変換を行った。



図 4-26 高周波出力合成器の回路図

図 4-27 に、高周波出力合成器の電力損失の測定装置を示す。高周波入力と 終端抵抗 50 Ωを用いて、高周波出力合成器の電力損失と温度の測定を行った。

従来型、高周波インバータに用いる高周波出力合成器 2 個を使用し、それ ぞれの入力部 4 ポートを同軸ケーブルを用いて 1 対に接続した。1 次入力に は、周波数 13.56 MHz の高周波インバータを接続し、2 次出力には、終端抵 抗 50 Ω を取り付けた。

高周波インバータの出力インピーダンス 50 Ω と終端抵抗 50 Ω とのインピ ーダンス整合を行うため、2 個の高周波出力合成器を用いて、インピーダン スの整合を行った。測定値の電力損失は、2 個の出力変成器の電力損失とな り、高周波合成器の電力損失は、測定値の 1/2 となる。

高周波出力合成器の入力部と出力部に、高周波電力計(バードメータ)を取 り付けて、高周波出力合成器の電力損失を求めた。高周波入力に対する、高 周波出力合成器の温度を測定した。高周波出力合成器の第一段階、第二段階、 出力部の電力損失をそれぞれ調べた。


図 4-27 高周波出力合成器の電力損失と温度の測定装置

図 4-28、図 4-29、図 4-30 には、それぞれ高周波出力合成器に用いる、 第一段階部、第二段階部、出力部を示す。高周波出力合成器の電力損失をバ ードメーターを用いて、入力電力と出力電力の測定を行い電力損失を求めた。 入力には、周波数 13.56 MHz の高周波インバータを用いた。出力には、終端 抵抗 50 Ω を用いた。

電力損失は、2個のフェライトコアの損失の合計となり、各高周波出力合 成段階の電力損失は、測定値の 1/2 となる。

第一段階については、高周波出力合成器の回路により、高周波電力が2個のフェライトコアに分配され、高周波出力合成器の入力ポート当たりの電力 損失は、高周波電力は1/2となるが、2組のフェライトコアを用いるため、電 力損失の合計は、測定値となる。第一段階と第二段階については、自然空冷 と強制空冷(風量7.35 m<sup>3</sup>/s)の条件で、温度の測定を行った。



図 4-28 出力合成器、第一段階部の電力損失と温度の測定装置



図 4-29 出力合成器、第二段階部の電力損失と温度の測定装置



図 4-30 出力合成器、出力部の電力損失と温度の測定装置

## 4-3.5 使用機器

高周波のインピーダンス測定、通過特性には、Keysight の Network analyzer (E5061B 100k~1.5 GHz)、高周波の電圧、電流波形の観察には、Digital storage oscilloscope (Infinivision DSO-X-3024T 200 MHz 5 GSa/S) Teledyne lecroyのHigh definition mixed signal Digital oscilloscope HD4096 (HDO4034-MS 350 MHz 2.5 GS/S)を用いた。

電圧差動プローブには、岩崎計測 High voltage Differential probe (SS-320 100 MHz)、高電圧プローブには、Teledyne lecroyの PPE 6 kV 4000 MHz を用いた。電流プローブは、岩崎計測 High current probe SS-250 (30 A 100 MHz) を用いた。

RF電力の測定には、Bird のパワーセンサー(MODEL NO. Bird 4024、1.5~ 32 MHz、3 W~10 kW)、パワーメーター(MODEL NO. Bird 4421)を用いた。 終端抵抗として、最大入力 10 kW の 50 Ω 負荷抵抗(MODEL NO. 8931-115) を用いた。

DC 部の電流測定には、日置電機のクランプオンハイテスター

(MODELNO. HIOKI 3166)、横河電機(30020)を用いた。DC 部の電圧計 測には、Sanwa のマルチメーター(MODEL NO. PC5000)を用いた。

高周波インバータ用 DC 電源として、高砂製作所 Extender range DC power supply (EX-1500H) 2 台を並列接続で使用した (出力電圧 0~150 V、 最大出力 3000 W) 、温度の測定には、Keysight のサーモグラフィ (U5855A - 22~350 ℃) 、日置電機の (Memory hi logger 8430) 、および TC を用いた。

### 4-4 結果および考察

## 4-4.1 MOS-FET アレイのインピーダンスとゲート抵抗

図 4-31 に示すように、アキシャル構造 PCB を用いた MOS-FET アレイでは、 MOS-FET ソースードレイン間のインピーダンスを、ネットワークアナライザ ーを用いて測定した。FET モジュール 1 ~ 8 の インピーダンスは、周波数 13.56 MHz では、約 20 - j24 Ω となり同じインピーダンスを示した。

図 4-32 には、アキシャル構造 PCB を用いた MOS-FET のゲート抵抗を 3 Ω、 15 Ω、33 Ω とした時の、高周波ドライブアンプと高周波インバータ出力を示 す。高周波インバータ出力 800 W 時の高周波ドライブアンプの出力は、ゲー ト抵抗 3 Ω、15 Ω、33 Ω では、13.5 W、28.1 W、46.8 W となった。

図 4-33 に示すように、アキシャル構造の MOS-FET アレイのゲート抵抗に よる、高周波インバータの出力と電力変換効率を示す。高周波インバータ出 力、800 W 時の電力変換効率は、ゲート抵抗 3 Ω、15 Ω、33 Ω では、64.44 %、 64.55 %、63.47 %となった。

図 4-34 に示すように、アキシャル構造 PCB に、ゲート抵抗 3 Ω を用い、 MOS-FET アレイのゲート-ソース間の電圧に対するドレイン電流を測定した。

高周波インバータ出力 1 kW に対して、ゲート抵抗 3 Ω 時の高周波ドライ ブアンプ出力は、24 W ととなり、最も効率が高く、ゲート-ソース間の電圧 に対する、ドレイン電流のばらつきが少なくなった。

高周波インバータの MOS-FET アレイの MOS-FET の寄生振動の大きさは、 リードインダクタンスと MOS-FET のスイッチング速度で決まるため、銅版 層を一般的な 35 μm から本研究では 125 μm とした。本研究では、従来の MOS-FET アレイでのパターン配線幅 8.6 mm から PCB 全面配線 65 mm にすることにより、抵抗値 943 mΩ から 323  $\mu$ Ω へと 99.9 % 削減した。さらに、 MOS-FET の並列接続による寄生振動を削減した。これはリードインダクタンスを 137 nH から 73 nH に削減したことによるものと考えられる。

MOS-FET の並列接続における寄生振動の削減のため、本研究ではゲート抵抗について研究を行った。MOS-FET のゲートをデカップリングを行わないま ま並列接続を行うと、ドレイン—ゲート間 とゲートリードインダクタンスに より共振回路が形成され、ゲートの寄生振動が発生する。この共振回路のリ アクタンス (インダクタンスLと キャパシタンスC) と抵抗Rに対する比率 Qは、Q=joL/R,Q=1/joCR、ここで $\omega$ 、L、C、Rは、それぞれ角周波数 (rad/s)、インダクタンス (H)、キャパシタンス (F)、抵抗 ( $\Omega$ )である。Qは非常 に大きく、容易に異常発振を招く。Q を低下させ安定させるため、ゲート抵 抗を用いて損失を増加させて寄生振動を低減し安定化を図った。実験により ゲート抵抗は、3  $\Omega$  で寄生振動は無くなり、最もドライブ電力が低いと考え られる。

実際には、浮遊容量により測定には誤差が生じ、本研究の高効率高周波インバータでは、アキシャル構造を用いた MOS-FET アレイの MOS-FET のソース、ドレイン間を高周波ネットワークアナライザーを用いて、周波数13.56 MHz でのインピーダンス測定を行った。

これは、PCB のアキシャル構造を用いて MOS-FET の並列接続を行うため、 PCB のソース、ドレイン銅版層を 125 µm として、 $C = \varepsilon_0 \varepsilon_r (S/l)$  を用いて、  $\varepsilon_0 、 \varepsilon_r 、 S 、 l は、それぞれ真空中の誘電率 (F / m)、PCB の誘電率 (F / m)、$ PCB 電極面積 (m<sup>2</sup>)、PCB 電極間の距離(m)である。

プリント基板材料 FR4 は、周波数 13.56 MHz では、 $\varepsilon_r$  は 4.8 となる。銅版 層を 125 µm、配線幅を 65 mm の PCB を用いたため、抵抗値は 323 µΩ、リー ドインダクタンスは、73 nH となった。これは PCB のガラスエポキシ層の厚 みを変えて、インピーダンスを調整しアキシャル構造を用いたことで、すべ ての MOS-FET のインピーダンスを約 20 - j24 Ω したことにより MOS-FET 電 流のアンバランスは削減できたものと考えられる。

104



図 4-31 MOS-FET アレイ、ソースードレイン間のインピーダンス



図 4-32 ゲート抵抗とドライブアンプと高周波インバータの出力



図 4-33 ゲート抵抗と高周波出力と電力変換効率



図 4-34 MOS-FET ゲートーソース間電圧とドレイン電流

### 4-4.2 放熱器の熱抵抗

図 4-35 に、放熱器の抵抗負荷による、電力損失と放熱器の温度を示す。放 熱器の熱抵抗を求めるため 30Ωの抵抗を用いて入力電力に対する発熱を測定 し熱抵抗を求めた。また 500 W 直流入力時の放熱器の温度上昇は、18.6 ℃か ら 21.4 ℃となった。熱抵抗は、0.037 ℃/W から 0.045 ℃/W となった、平均値 は 0.042 ℃/W となった。測定温度のばらつきは、強制空冷のため、測定場所 により、冷却風による温度センサーの測定値に、ばらつきが生じた。

放熱器には、4 個の温度センサーを上下左右に取り付けた。グラフ内の実 線は、放熱器の温度の平均温度を示す。ひし形の上下は、温度の最高温度と 最低温度を示す。放熱器の温度を測定することにより、MOS-FETの電力損失 を測定温度と熱抵抗から求めることができる。





### **4-4.3 MOS-FET アレイの電力損失と温度**

図 4-36 に、高効率型と従来型、MOS-FET アレイの DC 入力電圧に対する 放熱器の温度上昇を示す。実線は高効率型、MOS-FET アレイの DC 入力電圧 に対する放熱器の温度上昇の平均値を示す。破線は、従来型、MOS-FET アレ イの DC 入力電圧に対する放熱器の温度上昇の平均値を示す。ひし形の上下 は、DC 入力電圧に対する放熱器の温度上昇の最高温度と最低温度を示す。



図 4-36 DC 入力電圧と MOS-FET アレイの温度上昇

図 4-37 に DC 入力電圧に対する高効率型と従来型 MOS-FET アレイの電力 損失を示す。実線は、高効率、MOS-FET アレイの DC 入力電圧に対する電力 損失の平均値を示す。破線は、従来型、MOS-FET アレイの DC 入力電圧に対 する電力損失の平均値を示す。ひし形の上下は、電力損失の最高温度と最低 温度を示す。



図 4-37 DC 入力電圧と MOS-FET アレイの電力損失

図 4-38 に、高効率型と従来型高周波インバータの、DC 入力電圧に対する DC 入力電力と高周波出力を示す。

実線は、高効率型、MOS-FET アレイを示す。ひし形は、高効率型 MOS-FET アレイの DC 入力電力を示す。四角は、高効率型、MOS-FET アレイの高 周波出力を示す。破線は、従来型、高周波インバータ MOS-FET アレイを示 す。三角は、従来型、MOS-FET アレイの DC 入力電力を示す。丸形は、従来



図 4-38 DC 電圧に対する DC 電力と高周波出力

図 4-39 に、高効率型と従来型高周波インバータの DC 入力電力に対する、 高周波インバータの電力変換損失と MOS-FET アレイの電力損失を示す。

実線は、高効率型、高周波インバータの電力損失を示す。ひし形は、高効率型、高周波インバータの電力損失を示す。四角は、高効率型 MOS-FET アレイの電力損失を示す。DC 1.5 kW 入力時の高効率型、高周波インバータの電力変換損失は、460.3 W となった。MOS-FET アレイ電力損失は 400.1W となった。

高効率型、高周波インバータの電力変換損失に対して、MOS-FET アレイ

の電力損失は、87.0%を占めている。破線は、従来型、高周波インバータの 電力損失を示す。三角は、従来型、高周波インバータの電力損失を示す。丸 形は、従来型、MOS-FET アレイの電力損失を示す。DC 2 kW 入力時の従来 型、高周波インバータの電力変換損失は、1017.9 W となった。MOS-FET ア レイ電力損失は、742.8 W となった。高周波インバータの電力損失に対して、 MOS-FET アレイの電力損失は 73% となった。従来型、MOS-FET アレイに 比べて、高効率 MOS-FET アレイは、電力損失を 342.7 W、46.1% 低減できた。

MOS-FET アレイの電圧入力に対する高周波出力と DC 入力電力を、従来の 高周波インバータと高効率インバータで比較した。DC 電圧 45V を用いた高 周波インバータの実験では、DC 入力電力、高周波電力は従来型では 2031 W, 1013 W となり、高効率型では 1512 W, 1052 W となった。高効率型では、ア キシャル構造を用いた MOS-FET アレイとゲート抵抗 3 Ω を用いることで MOS-FET の並列接続を可能としたため、MOS-FET アレイの電力損失を 519 W 低減した。



図 4-39 高周波インバータの電力変換損失と MOS-FET の電力損失

4-4.4 高周波出力変成器の電力損失と温度

図 4-40 に、高周波インバータに用いた、高周波出力変成器の高周波入力に 対する Voltage peak to peak (*V<sub>PP</sub>*) 電圧を示す。高周波出力変成器の入力には、 周波数 13.56 MHz の高周波インバータを用いて、出力には 50 Ωの終端抵抗を 取り付けた。

破線は、従来型、高周波出力変成器の高周波入力に対する V<sub>PP</sub> 電圧を示す。 従来型、高周波出力変成器では、高周波電力を 700 W 入力すると、高周波出 力変成器の温度は 70 ℃ に急速に上昇したため、高周波出力変成器の飽和温 度まで測定を継続することが困難となった。よって、最大 700 W までの高周 波入力に対する V<sub>PP</sub> 電圧の測定を行った。

実線は、高効率型、高周波出力変成器の高周波入力に対する V<sub>PP</sub> 電圧を示 す。高効率型、高周波出力変成器では、1 kW までの高周波入力に対する V<sub>PP</sub> 電圧を測定した。



図 4-40 高周波出力変成器の高周波入力と Vpp 電圧

図 4-41 に、V<sub>PP</sub> 電圧に対する高周波出力変成器の温度上昇を示す。破線は、 V<sub>PP</sub> 電圧に対する従来型、高周波出力変成器の平均温度を示す。ひし形は、 V<sub>PP</sub> 電圧に対する最高温度と最小温度を示す。

従来型、高周波出力変成器では、 $V_{PP}$  電圧 507 V を入力すると高周波出力 変成器の温度は、急速に上昇して、70℃を越えたため、飽和温度まで測定を 継続することが困難となった。 $V_{PP}$  電圧 507 V では、高周波変成器の最低温 度は 17℃ となった、また最高温度は 44.7 ℃ となった。

実線は、V<sub>PP</sub> 電圧に対する、高効率型、高周波出力変成器の平均温度を示 す。ひし形は、V<sub>PP</sub> 電圧に対する、最高温度と最低温度を示す。高効率型、 高周波出力変成器では V<sub>PP</sub> 電圧 628 V において、高周波変成器の温度は最低 温度 10.4 ℃ から 最高温度 16.9 ℃ となった。



図 4-41 高周波出力変成器の Vpp 電圧と温度

図 4-42 に、高周波入力に対する高周波出力変成器の高周波出力と電力損失 を示す。

実線は、高効率型、高周波インバータの高周波出力と電力損失を示す。四 角は、高効率型、高周波インバータの高周波出力を示す。ひし形は、高効率 型、高周波インバータの電力損失を示す。

破線は、従来型、高周波インバータの高周波出力と電力損失を示す。丸形 は、従来型、高周波インバータの高周波出力を示す。三角は、従来型、高周 波インバータの電力損失を示す。

1 kWの高周波入力に対して、従来型、高効率型高周波出力変成器では、高 周波出力は、888.2 W、966 W となった、電力損失は、112.4 W、34.8 W とな った。高効率型高周波出力変成器は、従来型に比べて電力損失 77.8 W、電力 損失の 69 % を低減した。

従来の高周波変成器では、フェライトコア材質 43 を用いた。従来型は、プ ッシュプル高周波インバータに MOS-FET 2 個を用いた。高周波出力 250 W の MOS-FET アレイを 4 組用いて、高周波出力 1 kW を実現した。周波数 13.56 MHz では、従来用いられたフェライトコア材質 43 は、フェライトコア の発熱により高周波変成器出力 700 W 以上で使用することができなかった。 従来型は、高周波出力 1 kW を出力するために、高周波変成器を 4 組フェラ イトコア 48 個を用いた。フェライトコアの発熱は、高周波 1 kW 出力時では、 平均温度 28℃ に対して最高温度 44.7 ℃、最低温度 17 ℃となった。48 個のフ ェライトコアを用いたため、コアとコアの 40 か所の接合による磁気損失によ り最低と最高温度では 27.7℃の温度差が生じたものと考える。

本研究のプッシュプル高周波インバータでは、アキシャル構造を使用た MOS-FET 4 個の並列回路を用いた。高周波変成器には、フェライトコア材質 67を用いることにより、MOS-FET アレイ単体で高周波出力1kWを実現した。 第3章の高周波変成器の電力損失と発熱の実験をもとに、本章では、フェラ イトコア材質 67を用いて高周波変成器を製作した。高周波変成器には、フェ ライトコア材質 67のフェライトコアを4個を用いて高周波1kWを実現した。 コアとコアの接合が2か所となり、高周波1kW出力時の高周波変成器の平

114

均温度は 14℃となり、最高温度は 18℃、最低温度は 11℃となった。最低と 最高温度での温度差は 7℃となった。フェライトコアの発熱差についてはフ ェライトコアの接合箇所が従来の 40 箇所から本研究では 2 箇所となり磁気損 失の削減によるものと考えられる。



図 4-42 高周波出力変成器の高周波出力と電力損失

図 4-43 には、高周波出力変成器に用いたフェライトコア 1 個当たりのヒス テリシス損失を示す。従来型、高効率型フェライトコアの電力損失は、 0.16827 W、0.017755 Wとなった。従来型に比べて高効率型は、電力損失を 89.4 % 低減した。従来型、高周波出力変成器では、フェライトコアを 12 個 を用いるため、ヒステリシス電力損失は、2.01924 Wとなった。

高効率型、高周波出力変成器では、フェライトコアを 4 個を用いるため、 電力損失は 0.07102 W となった。本研究で用いた、高効率型出力変成器は、 従来型出力変成器に比べて、周波数 13.56 MHz において、ヒステリシス電力 損失を 96.5 % 低減した。



図 4-43 高周波出力変成器に用いたフェライトコアのヒステリシスループ

### 4-4.5 高周波出力合成器の電力損失

図 4-44 に、高周波出力合成器の高周波入力に対する高周波出力と電力損失 を示す。四角は高周波出力を示し、三角は電力損失を示す。高周波出力合成 器の電力損失の測定には、バードメータを用いた。

高周波インバータの出力インピーダンス 50 Ω と、終端抵抗 50 Ω とのイン ピーダンスを整合するために、高周波出力合成器 2 個を用いて、インピダン ス 50 Ω に整合した。

高周波出力合成器に 1 kW の高周波を入力すると、電力損失は、43.8 W となった、高周波出力合成器の単体での電力損失は、1/2 となり、21.9 W となった。

図 4-45 に、高周波出力合成器、第一段階部のフェライトコアについて、周波数 13.56 MHz の高周波入力に対する、V<sub>PP</sub> 電圧を測定した結果を示す。



図 4-44 高周波出力合成器の高周波出力と電力損失



図 4-45 第一段階の高周波入力と Vpp 電圧

図 4-46 に、高周波出力合成器の第一段階部のフェライトコアの V<sub>PP</sub> 電圧に 対するフェライトコアの温度を示す。高周波出力合成器の第一段階に用いた、 フェライトコア温度は、自然空冷時では 19.2 ℃、強制空冷時では 1.4 ℃とな った。

図 4-47 に、高周波出力合成器の第一段階部での、高周波入力に対する高周 波出力と電力損失を示す。高周波 500 W 入力時の高周波出力合成、第一段階 での電力損失は、5.9 W となった。



図 4-46 第一段階の VPP 電圧とフェライトコアの温度



図 4-47 第一段階の高周波電力と電力損失

図 4-48 に、高周波出力合成器に用いた第二段階部のフェライトコアについて、周波数 13.56 MHz の高周波入力に対する V<sub>PP</sub> 電圧を示す。

図 4-49 に、高周波出力合成器に用いた第二段階のフェライトコアの V<sub>PP</sub> 電 圧に対するフェライトコアの温度を示す。ひし形は、自然空冷の温度を示す。 三角は、強制空冷の温度を示す。V<sub>PP</sub> 電圧 638 V 入力時の温度は、自然空冷 では、10.5 ℃から 12.0 ℃となった。強制空冷では、3.1 ℃から 3.4 ℃となった。

図 4-50 に、高周波出力合成器に用いた第二段階部での高周波入力に対する 高周波出力電力と電力損失を示す。高周波 1 kW 入力時の電力損失は、 10.5 W となった。第二段階部の電力損失は 1/2 の 5.25 W となった。

119



図 4-48 第二段階の高周波入力と Vpp 電圧



図 4-49 第二段階の VPP 電圧と温度上昇



図 4-50 第二段階の高周波入力と損失電力

図 4-51 に、高周波出力合成器に用いる出力部に周波数 13.56 MHz の高周波 電力を入力して、フェライトコアの V<sub>PP</sub> 電圧を測定した結果を示す。

図 4-52 に、高周波出力合成器に用いる出力部に周波数 13.56 MHz の高周波 電力を入力して、フェライトコアの温度を測定した結果を示す。高周波電力 1 kW を入力した時の温度は、0.6 ℃から 1.1 ℃となった。

図 4-53 に、高周波出力合成器に用いる出力部の高周波入力に対する高周波 電力と電力損失を示す。高周波 1 kW 入力時の損失電力は、25.9 W となり、 高周波出力合成器の出力部の電力損失は、1/2 となり、12.95 W となった。



図 4-51 高周波出力合成器、出力部と高周波入力と Vpp 電圧



図 4-52 高周波出力合成器、出力部の Vpp 電圧と温度上昇



図 4-53 高周波出力合成器、出力部の高周波入出力と電力損失

従来型、高周波インバータに用いた高周波出力合成器では、高周波 1 kW を入力すると、電力損失は 21.9 W となった。

高周波電力 1 kW 入力時の電力損失は、第一段階、第二段階、出力部では、 5.9 W (500 W 入力)、5.25 W、12.95 W となった。高周波出力合成器全体の電 力損失 21.9 W に対して、高周波合成段階での電力損失の合計は、24.1 W と なった。これは、高周波出力合成器全体の電力損失とほぼ一致した。高周波 出力合成器の発熱温度は、強制空冷では、第一段階、第二段階、出力部の温 度は、 $1.2 \circ ~ 1.4 \circ .3.1 \circ ~ 3.4 \circ .0.6 \circ ~ 1.1 \circ となった。高効率型$ インバータでは、出力合成器が必要無いため、高効率型は、従来型に比べ、高周波出力合成器における、電力損失を 21.9 W、100 % 低減した。

出力合成器自体の電力損失は、高周波電力 1 kW に対して 21.9 W となり、 2.2 %の電力損失となった。強制空冷では発熱は 4℃以下となった。電力損失、 発熱ともに良好な結果となったが、高周波出力合成器が大きく、高周波イン バータを小型化する上で問題があると考えられる。

### 4-4.6 高周波インバータの電力損失の内訳

図 4-54 に、従来型と高効率型インバータの電力損失の内訳を示す。従来型 高周波インバータでは、高周波 1 kW 出力時の電力損失は 1017.9 W となった。 MOS-FET アレイ、高周波出力変成器、高周波出力合成器の電力損失に占める 割合は、742.8 W (73.0 %)、224.8 W (22.1 %)、21.9 W (2.2 %)となった。

MOS-FET アレイの出力振幅、位相差が生じた時は、高周波出力合成器に接続された、アンバランス抵抗により熱損失となる。残りの電力損失 28.4 W (2.8%)は、アンバランス抵抗により熱損失となった。

高効率型、高周波インバータでは高周波1kW出力時の電力損失は460.3W となった。MOS-FET アレイ、高周波出力変成器、高周波出力合成器の電力損 失に占める割合は、400.1W(86.9%)、17.4W(3.8%)、0W(0%)となった。残 りの電力損失42.8W(9.3%)は、アンバランス抵抗に吸収され、熱損失となっ た。高効率型は、従来型インバータに比べて、557.6Wの電力損失を低減し た。つまり、従来型に比べて、高効率型は電力損失を54.8%低減した。



### 4-4.7 電力変換効率と損失電力の理論値

直流電力から高周波電力への電力変換効率は理論上、次のようになる。 電力変換効率  $\eta_D$  は、 $V_{DS}$ 、 $V_{min}$ 、および  $\varphi$ の関数として、以下の式から求 めることができる、

$$\eta_D = \frac{1}{2} \left( 1 - \frac{V_{min}}{V_{DS}} \right) \frac{\varphi - \sin\varphi \cos\varphi}{\sin\varphi - \varphi \cos\varphi}$$
(4-2)

となる。ここで  $\eta_D$ 、 $V_{DS}$ 、 $V_{min}$ 、 $\varphi$  は、それぞれ電力変換効率 (%)、ドレイン 電圧 (V)、最小ドレイン電圧 (V)、ドレイン電圧の流通角 (rad)である。

B 級動作では  $\varphi = \pi/2$  となり、

$$\eta_D = \frac{\pi}{4} \left( 1 - \frac{V_{min}}{V_{DS}} \right) \tag{4-3}$$

理想的な条件  $V_{min} = V_{DS} = 0$  では、

$$\eta_D = \frac{\pi}{4} = 78.5 \% \tag{4-4}$$

となる。

実際の測定にあたり、短波帯 13.56 MHz で 1 kW の大電力を取り扱う場合、 浮遊容量、誘導ノイズ等の外来ノイズにより、電圧、電流、および電力につ いて、誤差 5~10%以内で測定することは容易ではない。

図 4-55 に、従来型、高効率型、高周波インバータの電力変換効率と理論値 を示す。高効率型インバータは、出力 100 W から 1 kW までほぼ理論値に近 い値を示したが、従来型、高周波インバータは、理論値に比べて変換効率が 低い。

図 4-56 に、従来型、高効率型、高周波インバータの損失電力と理論上の電力損失を示す。高効率型インバータは理論値に近い値になったが、従来型インバータは、理論上の電力損失に比べて最大 3.7 倍の電力損失が生じた。

従来型は、出力変成器を 4 組、MOS-FET 8 個を用いて、MOS-FET アレイ 1 個当たり 250 W の高周波出力を行うが、MOS-FET アレイの入力に対する出 力が異なるため、MOS-FET アレイでの電力損失が発生するものと考えられる。

本研究で用いたアキシャル構造、ゲート抵抗を用いた MOS-FET アレイは、 高周波出力 50 W から 1 kW まで電力変換効率が安定し、理論値との乖離も 9 % 以内の良好な結果となった。並列接続された MOS-FET の出力差が少な いため、理論値との乖離が少ないと考えられる。



図 4-55 高周波インバータの電力変換効率と理論値



図 4-56 高周波インバータの電力損失と理論上の電力損失

4-8 まとめ

本章では、プラズマ生成装置に用いる、周波数 13.56 MHz、出力 1 kW のプ ッシュプル型、高周波インバータの電力損失の低減について検討した。

- 1. 高周波インバータにおける、MOS-FETの並列接続を検討した。
- 2. 高周波出力変成器の電力損失の削減を検討した。
- 3. 本研究では、出力合成器を用いない高周波インバータを検討した。

上記の項目について検討した結果、

- (1)本研究では、アキシャル構造 PCB を用いたことにより、MOS-FET すべてのソースとドレイン間のインピーダンスを約 20 Ω とした。従来、問題となった MOS-FET 並列接続による MOS-FET 動作電流のアンバランスを、アキシャル構造 PCB を用いることで解決した。また、ゲートに 3 Ω の抵抗を取り付けることにより、寄生振動を低減できた。結果、アキシャル構造を用いた PCB では MOS-FET 電力損失は 400.1 W となり、従来の MOS-FET 電力損失 742.8 W に比べて、342.7 W、53.9 % 削減した。
- (2) 高周波電力と終端抵抗 50 Ωを用いた高周波電力損失と発熱の測定方法を

用いて、高周波出力変成器のフェライトコア材質の検討を行った。高周波 入力 1 kW に対して、電力損失は、従来のフェライトコア材質 43 では 112.4 W となり、本研究で用いた材質 67 では 34.8 W となった。従来と比 較して、電力損失を 77.8 W、69 % 削減した。 高周波インバータの高周波変成器にフェライトコア材質 43、材質 67 を用 いた結果、電力損失は 224.8 W、17.4 W となった。従来のフェライトコア 材質 43 に比べて、本研究で用いたフェライトコア材質 67 は電力損失を 207.4 W、92 %削減した。

(3)(1)のアキシャル構造 PCB を用いた MOS-FET の並列接続、および(2) 高効率高周波出力変成器を用いたプッシュプル型高周波インバータでは、 高周波インバータ単体で、高周波出力 1 kW 以上を実現した。高周波出力 合成器を用いる必要が無いため、電力損失 21.9 W を削減できた。

高周波出力 1 kW 時の高効率型と従来型高周波インバータを比較して、電力損失の削減量と電力損失の削減率は、MOS-FET アレイ、高周波出力変成器、高周波出力合成器では 342.7 W (53.9 %)、207.4 W (92.3 %)、21.9 W (100 %)となった。高周波インバータ全体では、従来型に比べて、電力損失を 557.6 W、54.8 % を低減した。また、高周波出力合成器の電力損失は比較的小さいが、インバータ回路の簡略化が図れ、部品点数が少なくなる点においても有用と考えられる。

今後の課題として電力用フェライトコアの評価にあたり、ヒステリシス測 定回路に 50 W 以上の高周波電力を入力すると、測定回路の一次励磁電流の 検出抵抗が焼損する。そのため 1 kW の高周波入力の測定が行える様に、ヒ ステリシス損失測定回路の開発を進める必要がある。

# 参考文献

- Shun Suzuki, Toshihisa Shimizu, "A Study on Efficiency Improvement of Highfrequency Current Output Inverter Based on Immittance Conversion Element", IEEJ Journal of Industry Applications, Vol.4 No.3, pp. 220-226 DOI : 10.1541 / ieejjia. 4. 220-226 (2015).
- (2) 鈴木大樹,池田弘明,吉田博文:「2.5MHz で出力 1kW のフルブリッジ 形 MOS-FET 式電力インバータの電力損失と効率」,電気学会論文誌, 117-D 巻,1号, pp. 35-43, (1997年1月).
- (3) 池田弘明, 生岩量久,「出力10kWを有するMOS-FET式中波帯電力増幅器の試作」, 電気学会論文誌, 106-C巻, 7号, pp. 127-134 (1986年7月).
- (4) A. Egawa, H. Ikeda, S. Shinohara, "MOS-FET DC-RF Power Inverter of New Current-Fed Type", Proceedings of IECON'88, pp. 628-633 (1988).
- (5) H. Ikeda, T. Suzuki, H. Yoshida, S. Shinohara, and K. Hayeiwa, "DC-to-RF MOS-FET Power Inverter with Output Power of 1kW at 2.5MHz", Proceedings of 33rd Midwest Symposium on Circuits and Systems, pp. 1102-1106 (1990-8).
- (6) H. Ikeda, T. Suzuki, K. Hayeiwa, H. Yoshida, and S. Shinohara, "Power Conversion Efficiency in DC-to-RF MOS-FET High Power Inverter Operating at 2.5MHz", Proceedings of IEEE International Symposium on Circuit and Systems, pp. 3035-3038 (1991-6).
- (7) 生岩量久,池田弘明:「高周波電力 MOS-FET の並列接続における DC-RF インバータ動作状態のシミュレーション」,電気学会論文誌 107-C 巻,6号, pp. 561-568 (1987年).

## 第5章 ボッシュプロセスにおける高周波整合

5-1 はじめに

半導体デバイス製造装置では、デバイス構造の三次元化(Three Dimensional Integrated Circuit, 3D IC)の研究、開発が行われている。3D IC には、Si 貫通電 極 (Through Silicon Via, TSV) プロセスを用いて、Si 貫通ビアを形成する、 TSV では、50 μm から 100 μm の深穴エッチング処理のため、ディープ Si エ ッチングプロセスまたは、ボッシュプロセスと呼ばれる。

従来、TSV、Si 貫通ビアには、ウエットエッチングが用いられた。ウエットエッチング液としては、フッ酸 (HF)、硝酸 (HNO<sub>3</sub>)、酢酸(CHOOH) が用いられた。フッ酸と硝酸は、Si に対して、酸化・還元反応を行う。Si は、HNO<sub>3</sub> と反応し酸化して、SiO<sub>2</sub> となる、そして HF が SiO<sub>2</sub> と反応して H<sub>2</sub>SiF<sub>6</sub> となり、HF は溶解反応を律速する。

ウエットエッチング液は、アルカリ、酸溶液に金属、有機物、ポリマーな ど複数の物質が存在し、これらを除去するために、中和、イオン交換、活性 汚泥、排水といった複雑な処理を必要としている<sup>(1)-(3)</sup>。

廃棄処理エネルギー増加、リサイクルに伴うエネルギー消費、埋め立て廃 棄物など大きな問題を抱えている。省エネルギー、低環境負担、経済性の観 点から、TSV エッチングで用いる Si 貫通ビア処理は、半導体デバイスを形成 する上で大きな課題となっていた。

ボッシュプロセスを用いた、ドライエッチング技術の特徴は、サイドポリ マー生成とエッチングを交互に 100 回程度繰り返す深穴エッチング加工技術 である。ボッシュプロセスでは、デバイス側壁に貝の殻に似た、波状の表面 荒れが生じる、この表面の荒れをスキャロップという<sup>(2)-(3)</sup>。ドライエッチン グ処理は、環境負荷軽減、省エネルギーに大きく貢献できる技術である。

ボッシュプロセスを用いた、エッチング処理時間は、10 秒から 200 秒程度 となり、CVD サイドポリマー生成処理時間は、5 秒から 100 秒程度となる。 プラズマ励起を安定的に保つためには、高速で反射波を低減する必要がある。

従来用いた、インダクティブコイルを不平衡接続する L 型高周波整合器では、可変コンデンサを直列、並列共振回路を用いて、L 型に構成したインピ

ーダンス整合となる。L型高周波整合器では、プラズマ励起を維持するため に必要な入射波電力を供給することが困難になっていた<sup>(4)-(8)</sup>。

本研究の T 型高周波整合器では、インピーダンスの整合範囲を広域に確保 するため、高周波トランスを用いた。高周波トランスの相互インダクタンス (M)と可変真空コンデンサの容量性インダクタンスを可変することにより、 インピーダンス変換を行う。高周波トランスを用いて、インダクティブコイ ルを平衡接続した。

## 5-2 システム構成と動作原理

### 5-2.1 プラズマエッチング装置の基本構成

図 5-1 に、従来用いたボッシュエッチング装置の基本構成を示す。試料は ウエハーカセットに予め収納し、ロードポートに準備する。真空ロボットを 用いて、ロードポートから試料を取り出し、ロードロックチャンバーに収納 する。チャンバーゲートバルブを開閉を行い、試料をエッチングチャンバー に真空搬送する。

エッチングプロセス工程終了後、真空ロボットを用いて、CVD チャンバー に試料を搬送する。CVD サイドポリマ生成工程終了後、再度エッチングプロ セス、CVD サイドポリマ生成を 100 回程度繰り返して深穴加工を行い、ボッ シュプロセス工程終了後、搬出口(アンロードポート)に試料を搬出する。

図 5-2 に、本研究で用いた、ボッシュエッチング装置の基本構成を示す。 本研究では、エッチング工程と CVD サイドポリマ生成工程を同一チャンバ ーで行うことで、工程間のチャンバー搬送を省略でき、搬送時間の短縮が可 能となる。搬送の回数の低減によりパーテクル(異物)の発生を低減できる。

131



図 5-1 従来のプラズマエッチング装置の基本構成



図 5-2 本研究のプラズマエッチング装置の基本構成

# 5-2.2 プラズマエッチングチャンバーの基本構成

図 5-3 に、インダクティブコイルに高周波トランスを用いて平衡接続した T-Matchの構成を示す。



図 5-3 本研究の高周波トランスを用いた T-Match の構成

### 5-2.3 ICP プラズマチャンバー概略図

図 5-4 (a), (b)に、インダクティブコイルをそれぞれ不平衡、平衡接続した ICP 装置の構成図を示す。

図 5-4 (a)に示すように、従来用いられている L 型整合器(L-Match)を用いている。L-Match は、出力部に ICP インダクティブコイルを不平衡接続し給 電を行い、インダクティブコイル終端部をグランド接続する。

図 5-4 (b)に示すように、本研究で提案したインダクティブコイルの平衡接続を用いている。



図 5-4 ICP プラズマチャンバー概略図, (a)L-Match, (b)T-Match

# 5-2.4 L型高周波整合器の動作原理

図 5-5 に、従来用いた L-Match の写真を示す。図 5-6 に、ICP コイルを示す。 ICP コイルの終端をグランド電位に接続した、中央部を L-Match の真空コ ンデンサに接続する。L-Match では、RF センサー、RF マッチングコントロ ーラ、 真空可変コンデンサとインダクティブコイルを不平衡接続した回路構 成となる。

図 5-7 に、不平衡接続 L-Match のブロック図を示す。入力インピーダンス を  $Z_0$  (50  $\Omega$ )、負荷インピーダンスを  $Z_L$  とすると L-Match 整合回路では、以下 のようにして整合をとる<sup>(7)</sup>。

$$Z_0 = R_0 + jX_0$$
,  $Z_L = R_L + jX_L$ ,  $Q = \sqrt{(R_L / R_0) - 1}$  (5-1)

$$V_{C1} = \frac{Q}{2\pi f R_L}$$
,  $V_{C2} = \frac{Q}{2\pi f X_L}$  (5-2)

 $X_{C2} = 1 / (2\pi f V_{C2}) , \quad X_{C1} = 1 / (2\pi f V_{C1})$ (5-3)

ここで  $Z_0$ 、 $Z_L$ 、 $R_0$ 、 $R_L$ 、 $X_0$ 、 $X_L$ 、 $X_{C1}$ 、 $X_{C2}$ 、 $V_{C2}$ 、 $V_{C1}$ 、f、Qは、それぞれ入 カインピーダンス ( $\Omega$ )、負荷インピーダンス ( $\Omega$ )、入力抵抗 ( $\Omega$ )、負荷抵抗 ( $\Omega$ )、入力リアクタンス ( $\Omega$ )、負荷リアクタンス ( $\Omega$ )、 $C_1$ リアクタンス ( $\Omega$ )、 $C_2$ リアクタンス ( $\Omega$ )、 $C_2$ 静電容量 (F)、 $C_1$ 静電容量 (F)、周波数 (MHz)、係数で ある。



図 5-5 L型高周波整合器(L-Match)の写真



図 5-6 L-Match 接続した ICP コイル


**Inductive Coil** 

図 5-7 不平衡接続 L-Match ブロック構成

# 5-2.5 T型高周波整合器の動作原理

図 5-8 に、T-Match の外観を示す。ICP コイルの両端を高周波トランスに接続して、グランド電位からフローティングとする。T-Match は、RF センサー、 RF マッチングコントローラ、 真空可変コンデンサ、と高周波トランスを用いて、インダクティブコイルを平衡接続した回路構成となる。

図 **5-9**に、平衡接続 **T**-Match のブロック図を示す。**T**-Match 整合回路では、 以下のようにして整合をとる<sup>(8)</sup>。

$$Z_{0} = R_{0} + jX_{0} , \quad Z_{L} = R_{L} + jX_{L}$$
(5-4)

$$N = \sqrt{(L_1/L_2)}$$
 ,  $M = k\sqrt{L_1L_2}$  ,  $Z_0 = \omega^2 M^2/R_L$  (5-5)

$$X_{C1} = X_{L1} - X_{L2}\sqrt{(R_0/R_L)} \quad , \quad X_{C2} = (X_L - X_{C1})R_L/R_0$$
(5-6)

$$X_{C2} = 1 / (2\pi f V_{C2}) \quad , \quad X_{CI} = 1 / (2\pi f V_{CI})$$
(5-7)

$$N:1 = (X_{L1} - X_{C1}): X_{L2} , \qquad N = \sqrt{(R_0 / R_L)}$$
(5-8)

$$X_{C2} = X_L - X_{C1} / N^2$$
(5-9)

ここで  $Z_0$ 、 $Z_L$ 、 $R_0$ 、 $R_L$ 、 $X_0$ 、 $X_L$ 、N、M、 $L_1$ 、 $L_2$ 、k、 $\omega$ 、 $X_{C1}$ 、 $X_{C2}$ 、 $X_{L1}$ 、 $X_{L2}$ 、  $V_{C1}$ 、 $V_{C2}$ 、fは、それぞれ入力インピーダンス ( $\Omega$ )、負荷インピーダンス ( $\Omega$ )、 入力抵抗 ( $\Omega$ )、負荷抵抗 ( $\Omega$ )、入力リアクタンス ( $\Omega$ )、負荷リアクタンス ( $\Omega$ )、 コイル巻き数、相互インダクタンス (H)、 $L_1$ インダクタンス (H)、 $L_2$ インダク タンス (H)、定数、角周波数 (rad/s)、C<sub>1</sub> リアクタンス (Ω)、C<sub>2</sub> リアクタンス (Ω)、L<sub>1</sub> リアクタンス (Ω)、L<sub>2</sub> リアクタンス (Ω)、C<sub>1</sub> 静電容量 (F)、C<sub>2</sub> 静電容 量 (F)、周波数 (MHz)である。



図 5-8 T型高周波整合器(T-Match)



図 5-9 平衡接続 T-Match ブロック構成

#### 5-3 実験方法

# 5-3.1 プラズマ整合実験

図 5-10 に示した、ボッシュプロセスフローの通り、試料 8 インチ Si ウエ ハー上に、フォトレジストをパターン形成した後、ICP エッチング装置を用 いて Si エッチング処理を行った。

エッチング処理では、混合ガスは SF<sub>6</sub>: 150 sccm / O<sub>2</sub>: 30 sccm の流量で維持 した。プロセス混合ガス圧は、設定圧力 50 mT に保つ様に、排気バルブを制 御した。Si 基板温度は 20 ℃に保ち、高周波電力は、周波数:13.56 MHz、設 定出力1kWを用いた。

CVD ポリマー生成処理では、混合ガスは C<sub>4</sub>F<sub>8</sub>: 150 sccm / He: 30 sccm の流 量で維持し、プロセス混合ガス圧は、設定圧力 50 mT の圧力に保った。基板 温度は 20 ℃に保ち、高周波電力は、周波数:13.56 MHz、設定出力 300 W を 用いた。

ボッシュプロセスでは、エッチング処理、CVD ポリマー生成処理を交互に 100回程度、プロセス処理と真空搬送を繰り返した。

本研究のボッシュプロセス処理では、エッチングチャンバーを用いて、エ ッチング処理と CVD ポリマー生成処理を行う。

本研究の T 型高周波整合器では、高周波トランスをインダクティブコイル に平衡接続した。エッチング処理、CVD ポリマー生成処理は、図 5-10 に示 す、ボッシュプロセスフローで実験を行った。



ボッシュプロセスフロー

# 5-3.2 使用機器

高周波のインピーダンス測定には、Keysight の Network analyzer (E5061B 100 k~1.5 GHz)、高周波の電圧測定、電流測定、波形の観察には Digital storage oscilloscope (Infiniivision DSO-X-4154A1500 MHz 5 GSa/S)および、 Teledyne lecroy の High definition mixed signal Digital oscilloscope HD4096(HDO4034-MS 350 MHz 2.5 GS/S)を用いた。

電圧プローブは、差動プローブには、岩崎計測の High voltage Differential probe (SS-320 100 MHz)を、高電圧プローブには Teledyne lecroyの PPE 6KV 4000 MHz を用いた。電流プローブは、岩崎計測の High current probe SS-250(30 A 100 MHz)を用いた。

高周波電力の測定には、Bird のパワーセンサー(MODEL NO. Bird 4024、1.5 ~32 MHz、3 W~10 kW)、およびパワーメーター(MODEL NO. Bird 4421)を用 いた。また、終端抵抗として、最大入力電力 10 kW の 50 Ω 負荷抵抗(MODEL NO. Bird 8931-115)を用いた。

DC 部の電流測定には日置電機のクランプオンハイテスター(MODEL NO. HIOKI 3166)、および横河電機(30020)を用いた。DC 部の電圧計測には、 Sanwa のマルチメーター(MODEL NO. PC5000)を用いた。

高周波インバータ用 DC 電源として、高砂製作所 Extender range DC power supply(EX-1500H)2 台を並列接続で使用した(出力電圧 0~150 V、最大出力 3000 W)。温度の測定には、Keysight のサーモグラフィ(U5855A -22~350 ℃) 日置電機の(Memory hi logger 8430)、および TC を用いた。

139

# 5-4 結果および考察

#### 5-4.1 L型高周波整合器による整合

図 5-11 に、L-Match を用いたエッチングプロセスの入射波(Incident)電力、
 反射波(Reflected)電力を示す。高周波設定電力 1 kW に対して、入射波電力は、
 290 W、反射波電力は、265 W となった。実効電力は 25 W と低く、プラズマ
 励起には至らなかった。

設定電力 1 kW に対して、プラズマ励起時の反射波電力は、最大 850 W、 反射係数(VSWR)は、47 となり、0.08 秒後に整合動作を完了した。

図 5-12 に、L-Match を用いた、CVD プロセスの入射波電力、反射波電力を 示す。高周波、設定電力 300 W に対して VSWR が 20 と大きな値となった。 入射波電力 650 W に対して、反射波電力 520 W となり、実効電力は 130 W と 低く、プラズマ励起には至らなかった。

入射波電力の最大値は 780 W、設定電力の 2.6 倍を超えた。反射波電力の 最大値は 650 W となった、0.08 秒後に整合動作を完了した。

図 5-11 にはボッシュプロセスに用いる、エッチング工程のプラズマ励起時 の進行波電力と反射波電力を示す。L-Match を用いたプラズマ励起時の VSWR は 47、最大反射波電力は 850 W を示したことから整合範囲から外れ たことを示す。また、高周波導入直後では、進行波、反射波電力は 290 W, 265 W と、ともに設定電力 1 kW に対して低いが、これはインピーダンスが 低いためと考えられる。

図 5-12 にはボッシュプロセスに用いる CVD 工程のプラズマ励起時の進行 波電力と反射波電力を示す。L-Match を用いたプラズマ励起時の VSWR は 20、 最大反射波電力は 780 W を示したことから、整合範囲から外れたことを示す。

同様に高周波導入直後では、進行波、反射波電力ともに設定電力 300 W に 対して 780W, 680W と 2.6 倍高い値を示したが、これはインピーダンスが高 いためと考えられる。



図 5-11 L型高周波整合器のエッチングプロセス



図 5-12 L型高周波整合器 CVD プロセス

# 5-4.2 T型高周波整合器による整合

図 5-13 に、T-Match を用いたエッチングプロセスの入射波電力、反射波電力を示す。

高周波電力導入後、高周波、設定電力 1 kW に対して、入射波電力 850 W、 反射波電力 280 W となった、実効電力は 570 W となり、VSWR は、3.7 とな りプラズマ励起に移行した。

T-Match の整合時間は 0.07 秒となり L-Match に比べて、T-Match では整合時間を 0.01 秒、13 % 短縮を図った。T-Match は、反射波電力を L-Match に比べて、570 W、67 % を低減した。T-Match は、VSWR を L-Match に比べて、VSWR 43、92 % を低減した。

図 5-14 に、T-Match を用いた CVD プロセスの入射波電力と反射波電力を 示す。高周波電力導入後、設定電力 300 W に対して、入射波電力 320 W、反 射波電力は 80 W となった。実効電力は、240 W、VSWR は、1.2 と低く、高 周波整合時間は、0.06 秒となった。

図 5-13 にはボッシュプロセスに用いる、エッチング工程のプラズマ励起時 の進行波電力と反射波電力を示す。T-Match を用いたプラズマ励起時の VSWR は 3.7、最大反射波電力は 280 W であるため整合範囲内であることを 示す。また、高周波導入直後では、進行波、反射波電力ともに設定電力 1 kW に対して、850 W, 280 W と設定電力に比べて低いが、これはインピーダンス が低いためと考えられる。図 5-14 にはボッシュプロセスに用いる CVD 工程 のプラズマ励起時の進行波電力と反射波電力を示す。T-Match を用いたプラ ズマ励起時の VSWR は 1.2、最大反射波電力は 80 W を示したことから、整 合範囲内であることを示す。

同様に高周波導入直後では、進行波、反射波電力ともに設定電力 300 W に 対して、320W, 80W と 1.06 倍を示したことによりインピーダンスは 50 Ω の 近似値と考える。高周波トランス(1t:5t)を用いることにより、ICP コイルか らの入力インピーダンスを 25 倍に高め VSWR,反射波電力の低減が可能と考 えられる。

142



図 5-13 T型高周波整合器、エッチングプロセス



図 5-14 T型高周波整合器 CVD プロセス

# 5-4.3 プラズマ放電時のインピーダンス

図 5-15 に、L型とT型高周波整合器の整合動作範囲を示す。ネットワーク アナライザーを用いて、インピーダンスの測定を行った。インダクティブコ イル不平衡接続方式、L型高周波整合器の整合範囲を黒色で示す。同様に、 本研究で用いた、インダクティブコイルを高周波トランスを用いて、平衡接 続したT型高周波整合器を、網点でスミスチャート上に示した。

L型高周波整合器の黒い範囲は、可変コンデンサ、*V<sub>cl</sub>*, *V<sub>c2</sub>*を調整して、整 合を取ることができる範囲を表している。リング状の線は実数を示し、放射 状の線は虚数を示す。A 点はプラズマが発生する前のインピーダンスを示す。 プラズマが生じないときは、2.2 μH と、主に誘導成分だけであった。

ボッシュプロセスに用いるエッチング処理では、高周波出力 1 kW の高周 波電力を入力して、自動インピーダンス整合動作を行った。*V<sub>Cl</sub>*, *V<sub>C2</sub>の値が変* 化して、最終的に高周波整合を完了した、ポイントが B であった。実際には、 *V<sub>Cl</sub>*, *V<sub>C2</sub>*が同時に調節され、複雑な経路で最終的な整合位置 B に達するため、 0.8 秒の整合時間を要した。

ボッシュプロセスに用いる CVD サイドポリマー処理では、300 W の高周波 電力を入力して、自動インピーダンス整合動作を行った。 $V_{Cl}$ ,  $V_{C2}$ の値が変化 して、最終的な整合状態が完了したポイントが C であった。実際には、 $V_{Cl}$ ,  $V_{C2}$ が同時に調節され、複雑な経路で最終的な整合位置 C に達するため、0.6 秒の整合時間を要した。

L 型高周波整合器と比較して、T 型高周波整合器の整合動作範囲は、低イ ンピーダンスから高インピーダンスの広範囲が整合動作範囲になる。ボッシ ュプロセスに用いる、エッチング処理や CVD サイドポリマー処理のインピ ーダンスも整合動作範囲となる。

図 5-15 で L-Match と T-Match の整合範囲が示すように、ボッシュプロセス のエッチング処理のインピーダンスは、ポイント B において 約 4.5 Ω、CVD サイドポリマー生成処理のインピーダンスは、ポイント C において 約 41 Ω となった。従来用いた L-Match の整合範囲に比べて、本研究の高周波トラン ス(It: 5t)を用いた T-Match では、相互インダクタンス *M* は、 $M = k\sqrt{L_1L_2}$  と なる。また高周波トランスの巻き数比は、 $N = \sqrt{(L_1/L_2)}$ となり、この2式を 満たすことにより、 $V_{C1}$ は高周波トランスの1次入力の $L_1$ をキャンセルする ものとなり、 $V_{C2}$ は高周波トランスの相互インダクタンス *M* を調整するもの と考える。相互インダクタンス M を可変することにより、トランスの入力イ ンピーダンスは 0.1 倍から 25 倍となり、従来の L-Match に比べて本研究の高 周波トランスを用いた T-Match では、整合範囲を約 20 倍に拡張したものと考 える。

高周波トランスを用いた T-Match では、整合範囲の広域特性を生かしたボ ッシュプロセス処理では、ボッシュプロセスのエッチング処理インピダンス 約 4.5 Ω と CVD サイドポリマー生成処理インピーダンス約 41 Ω の異なった インピーダンスのプロセス処理を単一プロセスチャンバー処理を可能とした ものと考える。



図 5-15 L-Match と T-Match の整合範囲比較

#### 5-5 まとめ

本章では、パワーデバイス製造に用いる、ボッシュプロセス処理について の課題3つについて検討した。

- プロセスチャンバーのインピーダンス、反射係数(VSWR)の低減を 検討した。
- ボッシュプロセスに用いる、CVD サイドポリマー生成では、設定電力 300 W に対して 2.6 倍の過大な入射波電力 780 W をチャンバーに入力し ていた、過大な入射波電力の低減を検討した。
- 3. ボッシュプロセスに用いる、エッチング処理、CVD サイドポリマー生成 処理を単一チャンバーで処理出来るように検討した。

上記項目について検討した結果、

従来の L-Match を用いた、エッチングプロセスでは、VSWR が 47 となった。従来の L-Match では、CVD サイドポリマー生成では、VSWR が 20 となった。

本研究では、高周波トランス(巻き数比1:5)とT型高周波整合器を用いた ことにより、VSWR はエッチングプロセスでは 3.7、CVD サイドポリマー 生成では 1.2 と大幅に低減した。

- 2)本研究で用いた、CVD サイドポリマー生成では、設定電力 300 W に対して、入射波電力 320 W と反射波電力 80 W をチャンバーに入力した。過大な入射波電力を 330 W、94 % 低減した。
- 3) 図 5-15 に L-Match と T-Match の整合範囲が示すように、ボッシュプロセス のエッチング処理のインピーダンスは、ポイント B において約 4.5 Ω、 CVD サイドポリマー生成処理のインピーダンスは、ポイント C において 約 41 Ω となった。従来用いた L-Match の整合範囲に比べて、本研究の高 周波トランスと T-Match の整合範囲は、約 20 倍広く、単一プロセスチャ ンバーを用いて、ボッシュプロセスのエッチング処理と CVD サイドポリ マー生成処理を行うことができた。

今後の課題として、プラズマ励起後の高周波整合動作において L-Match では、反射波が 5~6 W と安定しているのに対して、T-Match では反射波

が 0~18 W と増加している原因の解析を進める必要がある。エッチング と CVD 処理の共用化は、工業的、経済的に大きく貢献できる技術である。 また消費電力の低減により環境負荷の低減に大きく貢献できる技術である。

- (1) M. Saito, I. Touno, K. Omiya, T. Homma, and T. Nagatomo : "A Process for Photoresist Removal after Aluminum Etching Using Plasma Treatment in a Gas Containing Hydrogen", *J. Electrochem. Soc.*, Vol. 149, pp. G451-G454 (2002).
- (2) M. A. Hartney, D. W. Hess, and D. S. Soane : "Oxygen Plasma etching for resist stripping and multilayer lithography", *J. Vac. Sci. Technol. B*, Vol. 7, pp. 1-13 (1989).
- (3) J. A. Stefani, L. M. Loewnstein, and C. Michael : "The interaction of ion implantation with photoresist ashing: A statistical experimental design study ", *J. Vac. Sci. Technol. A*, Vol. 9, pp. 957-965 (1991).
- (4) F. Terai, H. Kobayashi, S. Katsui, N. Tamaoki, T. Nagatomo, and T. Homma : "High-Speed Rotating-Disk Chemical Vapor Deposition Process for In-Situ Arsenic-Doped Polycrystalline Silicon Films", Jpn. J. Appl. Phys., Vol.44, pp. 7883-7888 (2005).
- (5) A. Kondo, A. Nazri, Dagang, H. Motomura, and M. Jinno : "Characteristics of Lowpressure Xenon ICP discharge", 22nd Int. Symp. on Discharges and Electrical Insulation in Vacuum, pp. 612-615 (2006).
- (6) F. Terai, H. Kobayashi, K. Iyanagi, M. Yamage, T. Nagatomo, and T. Homma : "New Inductively Coupled Plasma System Using Divided Antenna for Photoresist Ashing", Jpn. J. Appl. Phys., Vol. 43, pp. 6392-6398 (2004).
- (7) S. Banna, A. Agarwal, K. Tokashiki, H. Cho, S. Rauf, V. Todorow, K. Ramaswamy, K. Collins, P. Stout, J. -Y. Lee, J. Yoon, K. Shin, S. -J. Choi, H. -S. Cho, H. -J. Kim, C. Lee, and D. Lymberopoulos : "Inductively Coupled Pulsed Plasmas in the Presence of Synchronous Pulsed Substrate Bias for Robust, Reliable, and Fine Conductor Etching", IEEE Trans. Plasma Sci. , Vol. 37, No. 9, pp. 1730-1746 (2009).
- (8) M. Long : "Power efficiency oriented optimal design of high density CCP and ICP sources for semiconductor RF plasma processing equipment", IEEE Trans. Plasma Sci., Vol. 34, No. 2, pp. 443-454 (2006).

# 第6章 アッシング処理における高周波整合

6-1 はじめに

半導体アルミ薄膜エッチング装置では、プラズマ励起によりフォトレジス トの構造がイオンのダメージで変質するとともに、プラズマエッチングによ って揮発したアルミ化合物、アルミ塩化物がレジスト側壁に付着し、レジス ト残さやフェンスが形成されることが知られている。

従来、一般的にウエットエッチングで使用する剥離液は、アルカリ、ある いは、酸溶液に、金属、有機物、ポリマーなど複数の物質が存在し、これら を除去するために、中和、イオン交換、活性汚泥、排水といった複雑な処理 を必要としている。<sup>(1)-(3)</sup>

廃棄処理エネルギー増加、リサイクルに伴うエネルギー消費、埋め立て廃 棄物、魚毒性など大きな問題を抱えている。省エネルギー、低環境負担、経 済性の観点から、アルミエッチングで用いるアッシング処理技術は、半導体 デバイスを形成する上で、大きな課題となっていた。

プラズマアッシング処理は、エッチングプロセスステップの低減や、プラ ズマ処理による環境負荷軽減、省エネルギーに大きく貢献できる技術である。

プロセスチャンバーの圧力、温度、ウエハー膜質の変化による、インピー ダンスの変動に対して、反射波が発生して、入射波電力の低下を招き、プラ ズマ励起状態を安定に保つことが困難となっていた。混合ガス圧力制御によ る排気バルブの開閉動作によりインピーダンスが変動し、プラズマ励起状態 が不安定になっていた。プラズマ励起を安定に保つ為には、インピーダンス の変動に対して、広範囲な整合範囲を確保する必要がある。

従来、アッシング装置の高周波整合器には、インダクティブコイルを不平 衡接続する、L型整合器を使用していた。L型整合器では、真空可変コンデ ンサを用いて、直列共振、並列共振回路を用いて、L型に構成した。

L型整合器では、インダクティブコイルの一端を整合器に接続し、もう一端をグランドに接続する。インダクティブコイルのアンテナ印加電圧を均一に保つことが難しかった。

従来の研究では、固定コンデンサを用いて、インダクティブコイルを分割

して、コイルに掛かる電圧を分圧していた。プロセスチャンバー内の電子密度分布を均一化にすることを目的にしていたが、複数のプロセス条件に対応できなかった。<sup>(4)-(6)</sup>

本研究では、電子密度分布の偏りによるアッシングレートの偏り、ばらつ きを低減するため、高周波トランスとインダクティブコイルを平衡接続した T型高周波整合器を検討した。T型高周波整合器では、高周波トランスの相 互インダクタンス(M)と可変真空コンデンサを用いたインピーダンス変換 を検討した。

# 6-2 システム構成と動作原理

# 6-2.1 プラズマエッチング装置の基本構成

図 6-1 に、プラズマ処理と高周波整合分析を連続で行うことができるアル ミエッチング装置の構成を示す。

アルミエッチング工程では、試料を、ウエハーカセットに予め収納し、ロードポートに準備する。

真空搬送ロボットを用いてウエハーを搬入口(ロードポート)から取り出 し、ロードロックチャンバーに収納する。収納後、真空引きを行った後、チ ャンバーゲートバルブの開閉を行い、エッチングチャンバーへとウエハーの 搬送を行う。

エッチングプロセス工程終了後、真空ロボットを用いて、真空保持状態に て、ホトレジスト剥離工程(アッシング工程)に搬送し、灰化処理(アッシ ングプロセス)工程終了後、搬出口(アンロードポート)にウエハーを搬出 する。



図 6-1 プラズマエッチング装置の基本構成図

# 6-2.2 プラズマエッチングチャンバーの基本構成

図 6-2 に、本研究で用いたインダクティブコイルの平衡接続を用いた ICP 装置の構成図を示す。T 型高周波整合器(T-Match)では、インダクティブコイルの接続には、高周波トランスを用いた。



図 6-2 本研究の高周波トランス用いた T-Match の構成図

# 6-2.3 プラズマエッチングチャンバー圧力制御の基本構成

図 6-3 に、混合ガス圧力制御の概要を示す。混合ガスは、高周波プラズマ 励起により、混合ガスの圧力が上昇するため、自動圧力制御(Automatic Pressure Controller, APC)は、排気バルブの開閉動作を自動で行い、混合ガスを 設定圧力に保持する。排気バルブ制御には比例・積分・微分制御(Proportional Integral Derivative Controller, PID 制御)を用いた。



図 6-3 自動圧力制御装置の基本構成図

#### 6-2.4 ICP プラズマチャンバー概略図

図 6-4 (a), (b)に、インダクティブコイルをそれぞれ不平衡、平衡接続した ICP 装置の構成図を示す。

図 6-4 (a)に示すように、L型高周波整合器(L-Match)を用いた ICP 装置の 概要を示す。L-Match は、出力部は、インダクティブコイルー端と接続し、 コイル終端部をグランドに接続する。 図 6-4 (b)は、本研究で用いた、インダクティブコイルを平衡接続した ICP 装置の構成図を示す。インダクティブコイルは、高周波トランスによりフロ ーティング接続となる。



図 6-4 ICP プラズマチャンバー概略図, (a)L-Match, (b)T-Match

# 6-2.5 L型高周波整合器の動作原理

動作原理は第5章 5-2.4 L型高周波整合器の動作原理にて述べた。

# 6-2.6 T型高周波整合器の動作原理 動作原理は第5章 5-2.5 T型高周波整合器の動作原理にて述べた。

#### 6-3 実験方法

#### 6-3.1 プラズマ整合実験

図 6-5 に、アッシングプロセスフローを示す。試料には、8 インチ Si ウエ ハを用いた、Si ウエハは、1000 ℃で、熱シリコン酸化膜を厚さ 100 nm で成 膜した、シリコン酸化膜にスパッタ装置を用いて、厚さ 370 nm の Al-Cu 膜を 成膜した。

フォトレジストをパターン形成した後、ICP 装置を用いてアルミエッチン グ処理を行った。Cl<sub>2</sub> / Bcl<sub>3</sub> 混合ガスを反応室内に導入し、周波数 13.56 MHz 高周波電力 500 W を用いて、混合ガスを励起した。混合ガスは、Cl<sub>2</sub>:85 sccm / Bcl<sub>3</sub>:65 sccmの流量で維持し、混合ガスの圧力は、2 Pa に設定した。圧力は、 排気バルブを制御して、設定圧力 2 Pa を保った。基板温度は 18 ℃に保った。

アルミ膜エッチング処理後、試料は、エッチングチャンバーからアッシン グチャンバーへ搬送した。

本研究のアッシングチャンバーでは、 $O_2$ : 600 sccm / $CF_4$ : 30 sccm /  $H_2O$ : 60 sccm の混合ガスを設定流量に維持し、混合ガスの圧力を、排気バルブを調整 しながら、93~160 Pa まで可変して、高周波電力の入射波と反射波を測定し た。基板温度は 18 °C、周波数 13.56 MHz、高周波出力 1 kW を用いた。

高周波電力は、整合器を用いてインダクティブコイルに接続され、セラミ ック板を介して、反応チャンバーに高周波プラズマを励起した。

従来用いた、不平衡接続 L-Match と本研究に用いた、平衡接続 T-Match について、高周波整合実験を行った。



図 6-5 プラズマ、アッシングプロセスフロー

# 6-3.2 ICP コイルとアンテナ印加電圧の測定

図 6-6 に、L-Match、T-Match のアンテナ印加電圧を示す。シリコン酸化膜 のエッチングレート、ウェハー面内均一性を決めるパラメータを求めるため、 アンテナ印加電圧を測定した。

L-Match では、整合器給電部がアンテナ印加電圧の最大値を示す。高周波 電力導入部から終端にかけて、アンテナ印加電圧は減少し、終端は、グラン ド接地しているので 0 V となる。T-Match では、インダクティブコイルの両 端のアンテナ印加電圧は、等しくインダクティブコイルの不平衡接続に対し て、アンテナ印加電圧の偏差は、1/2 に低減した。



図 6-6 L-Match と T-Match のアンテナ印加電圧の関係

# 6-3.3 使用機器

高周波のインピーダンス測定には、Keysight の Network analyzer (E5061B 100 k~1.5 GHz)、高周波の電圧測定、電流測定、波形の観察には Digital storage oscilloscope (Infiniivision DSO-X-4154A1500 MHz 5 GSa/S)、Teledyne lecroyの High definition mixed signal Digital oscilloscope HD4096 (HDO4034-MS 350 MHz 2.5 GS/S) を用いた。

電圧プローブは、差動プローブには、岩崎計測の High voltage Differential probe (SS-320 100 MHz) を、高電圧プローブには Teledyne lecroy の PPE 6KV 4000 MHz を用いた。電流プローブは、岩崎計測の High current probe SS-250 (30 A 100 MHz) を用いた。

高周波電力の測定には、Bird のパワーセンサー(MODEL NO. Bird 4024、 1.5~32 MHz、3 W~10 kW)、パワーメーター(MODEL NO. Bird 4421)を 用いた。終端抵抗は、最大入力電力 10 kW の 50 Ω 負荷抵抗(MODEL NO. Bird 8931-115)を用いた。

DC 部の電流測定には、日置電機のクランプオンハイテスター(MODEL
 NO. HIOKI 3166)、横河電機(30020)を用いた。DC 部の電圧計測には、
 Sanwa のマルチメーター(MODEL NO. PC5000)を用いた。

高周波インバータ用 DC 電源として、高砂製作所 Extender range DC power supply (EX-1500H) 2 台を並列接続して用いた(出力電圧 0~150 V、最大出 力 3000 W)。温度の測定には、Keysight のサーモグラフィ(U5855A -22~ 350 ℃)、日置電機の (Memory hi logger 8430) 、TC を用いた。

156

# 6-4 結果および考察

#### 6-4.1 プラズマ整合実験

図 6-7 (a), (b)に、同一条件のもと、混合ガス圧力に対する、L-Matchの入射 波と反射波の電力変化を示す。

図 6-7 (a) に、L-Match を用い、混合ガス 160 Pa 条件でのアッシングプロセスについての入射波と反射波の電力変化を示す。L-Match の入射波は (Incident)、反射波は (Reflected)で示す。

プラズマ発生時、反射波は 300 W を超え、約1秒毎の周期で大きくハンチングを繰り返し、整合時間も約8秒と長い。電圧定在波比(VSWR)は、プラズマ励起時、VSWR3と大きく、反射波18 W と大きく安定性に欠ける。

図 6-7 (b) に、L-Match を用い、混合ガス 93 Pa 条件でのアッシングプロセスについての入射波と反射波を示す。プラズマ発生時、反射波は 300 W を超え、整合時間は、約 1 秒となった。また、約 1 秒毎の周期でハンチングを繰り返した、反射波は 7 ~ 12 W となった。

160 Pa の圧力では、プラズマ励起により混合ガスの圧力が上昇する。その 際、APC 制御は 160 Pa の圧力を保つため、圧力調整バルブを開くことにより、 圧力の低下を招く。そのため、図 6-7 (a), (b) に示すように、インピーダンス の変動により反射波電力の増加と進行波電力の低下を招いた。また APC は制 御サイクル約 1 秒周期で反射波電力と進行波電力の上昇下降を繰り返した。 93 Pa の圧力では、プラズマ励起による混合ガスの圧力上昇が少ないためイン ピーダンスの変動が少なく、進行波電力の低下が少ない反射波電力は 8 W か ら 14 W と増減は少ないが、160Pa 同様に約 1 秒ごとに反射波電力の増減を示 したことにより、APC による混合ガスの圧力変動により反射波電力が増加し たものと考えられる。

157



図 6-7 L-Match RF プラズマ整合実験の RF パワーの変化

図 6-8 (a), (b) に、T-Match を用い、160 Pa、93 Paの圧力を用いて、入射波、 反射波の測定を行った結果を示す。

図 6-8 (a) に、T-Match を用い、混合ガス圧力 160 Pa の条件でのアッシング プロセスの入射波と反射波を示す。

**T-Match** は **L-Match** に対して反射波を 99 %低減した。安定性については、 従来の **L-Match** の **VSWR3.0** から **T-Match** は、約 1.1 と低減した。

プラズマ励起による、APC、PID 自動制御にともなう圧力変動に対して、 反射波は1W以下と良好な結果となった。高周波整合時間も0.1秒と良好な 結果となった。

図 6-8 (b) に示すように、T-Match を用い、混合ガス圧力 93 Pa 条件でのア ッシングプロセスを行った結果、最大反射波は 300 W、整合時間は約 0.2 秒 となった。また、高周波整合完了後の反射波は 3 W となった。

本研究の高周波トランスを用いた T-Match では、図 6-8 (a), (b) に示すよう に、進行波電力、反射波電力の変動はなかった。APC による混合ガスの圧力 変動によるインピーダンスの変動に対して反射波電力増加が無いことから、 高周波トランスを用いた T-Match の整合範囲の拡大により高周波整合の安定 化を図ったとものと考える。



図 6-8 T-Match RF プラズマ整合実験の RF パワーの変化

# 6-4.2 プラズマ放電時のインピーダンス

図 6-9 に、L-Match、T-Match の高周波整合動作範囲を示す。ネットワーク アナライザーを用いて、L-Match、T-Match の高周波整合動作範囲をスミスチ ャート上に示す。インダクティブコイル不平衡接続の L-Match の整合範囲を 黒色で示した。同様に本研究のインダクティブコイルの平衡接続と高周波ト ランスを用いた T-Match を網点でスミスチャートに示した。

L-Match の黒い範囲は可変コンデンサ、V<sub>C1</sub>, V<sub>C2</sub>を調整して、整合を取ることができる範囲を示している。リング状の線は実数を、放射状の線は虚数を示した。

A 点は、プラズマが生成する前のインピーダンスを示した。プラズマが生じない時は、2.2 μH と主に誘導成分だけであった。

高周波整合器の自動制御では、 $Vc_1$ ,  $V_{C2}$ の値が変化し、最終的に整合状態が形成されたポイントが B であった。

 $Vc_2$ のみを動作すると、プラズマ励起時の A から B1 となった。次に  $V_{C1}$ を 動作すると、B1 から B となった。実際の高周波整合装置の自動制御では、  $Vc_1$ ,  $Vc_2$  が同時に調節されるため、複雑な経路で最終的な整合位置 B になっ た。整合時間は、1~9 秒になった。

測定には、ネットワークアナライザー、RF パワーテスターを用いた。L-Match に比べて、T-Match は整合領域が広く、低インピーダンスから高インピ ーダンスまでの広域の整合動作を確認できた。

L-Match、T-Match の高周波整合動作範囲を比較すると、本研究の高周波ト ランスを用いた T-Match の整合範囲は、L-Match に比べて約 20 倍の整合範囲 を示す。

図 6-10 に、T-Match 回路を示す。インピーダンス を Z とすると、T-Match 整合回路では、インピーダンス変換比率を、高周波トランスの巻き数比

(1:5)に固定にすることにより、L-Match で課題の低インピーダンス負荷でも 安定したプラズマ励起が可能ものと考えられる。高周波トランス(1:5)を用 いたインピーダンス変換により、インピーダンスを 25 倍に高められ、50 Ω に近いインピーダンスに変換され、プラズマ励起初期の入射波電力の低下を 防ぎ、プラズマ励起に移行したものと考えられる。

V<sub>C2</sub>を調整することにより、高周波トランスの相互インダクタンス(M)を可 変することで、高周波整合領域を広範囲にすることができたものと考える。 相互インダクタンスを可変することにより、インピーダンス変換比率を可変 することになり、可変コンデンサの可変量に対して、インピーダンスの可変 量が大きく変化することで、高速整合動作が可能になったものと考える<sup>(8)</sup>。 本研究の高周波トランスを用いた T-Match では、相互インダクタンス(M)を用 いる事で整合範囲の拡大と高速整合を実現したものと考える。



図 6-9 L-Match と T-Match の整合範囲比較



図 6-10 T-Match 回路

0

6-4.3 ICP コイルと SiO2のエッチングレート

図 6-11 に、L-Match、T-Matchのエッチングレート測定の結果を示す。

L-Match は 5~19 nm/min、T-Match は 5~7 nm/min となった、T-Match は、 L-Match に比べて、シリコン酸化膜でのエッチングレートの均一性が向上し ている。

図 6-11 に示すように、L-Match では ICP コイルの a 点から高周波電力を給 電するため最大電圧となり、終端部が接地のため c 点は低い電圧となる。ICP コイルに掛かるアンテナ印加電圧が低いため、電子密度分布の偏りによりエ ッチングレートの偏り、ばらつきが発生したものと考える。

本研究の T-Match では、ICP コイルを高周波トランスと平衡接続すること によって ICP コイルをフローティングとしたことで、ICP コイルに掛かるア ンテナ印加電圧が平均化されたため、電子密度分布の偏りが低減され、エッ チングレートの偏り、ばらつきが低減できたものと考える。



図 6-11 ICP コイルと酸化膜エッチングレートの関係, (a)L-Match, (b)T-Match

6-5 まとめ

本章では、フォトレジストの剥離処理について、ドライアッシング処理の 2つの課題について、検討した。

- 1. ICP プラズマ アッシング装置のエッチングレートの均一性に問題が あった。
- ドライアッシング処理では、160 Pa の高圧プロセス条件では、反射波 電力の乱調(ハンチング)を起こし、反射波電力を 300 W から数 W を 1秒間隔で 10 秒以上、繰り返す問題があった。

上記項目について検討した結果、

(1)従来、ICP プラズマ アッシング装置では、インダクティブコイルを不平衡 衡接続した、L-Match を用いた。不平衡接続は、アンテナ印加電圧の偏差 量が大きく、プロセスチャンバー内での電子密度分布の偏りにより、エ ッチングレートの偏りが発生していた。

本研究は、高周波トランスと T-Match を用いることで、図 6-16 に ICP コ イルと酸化膜エッチングレートの関係で示す様に、従来の L-Match では、 5 から 19 nm / min、T-Match では、5 から 7 nm / min とエッチングのばら つきは、14 nm / min から 2 nm / min に大幅に低減した。

ICP プラズマ アッシング装置では、インダクティブコイルを、平衡接続 する事により、アンテナ印加電圧の偏差量を不平衡接続に比べて、50 % 低減した。

(2)従来 160 Pa 高圧プロセスでは、混合ガス圧力が、高周波プラズマ励起により、上昇して安定するまでに、複数回の APC の PID 自動制御を繰り返して、6~10秒の間、反射波電力のハンチングを引き起こしていた。本研究では、図 6-14 に L-Match と T-Match の整合範囲を示した。ドライアッシング処理の整合ポイント B は、L-Match の整合範囲が小さく、インピーダンスの変動に対して、整合範囲を超えているため、図 6-12 のL-Match RF プラズマ整合実験にて示したように、周期的に反射波を繰り返した。L-Match に比べて、T-Match は、約 20 倍の整合範囲となり、従

来問題となった、160 Pa 高圧プロセスのインピーダンスの変動範囲が整 合範囲内となり、図 6-13 で示したように、反射波電力は、1 W 以下とな り、0.1 秒で整合を完了した。従来に比べ反射波電力を 99 % 削減した。

従来、一般的に用いられた、ウエットエッチングで使用する剥離液は、ア ルカリ、酸溶液に金属、有機物、ポリマーなど複数の物質が存在し、これら を除去するために、中和、イオン交換、活性汚泥、排水といった複雑な処理 を必要としている。この処理は、廃棄処理エネルギー増加、リサイクルに伴 うエネルギー消費、埋め立て廃棄物、魚毒性など大きな問題を抱えている。 省エネルギー、低環境負担、経済性の観点から、プラズマ処理技術は、半導 体デバイスを形成する上で大きな課題となっていた。

本研究の高周波トランスを用いた、T-Match を用いることで、高周波整合 範囲が従来用いられた L-Match に比べて 20 倍以上広く、混合ガスの高圧から 低圧までの幅広いエッチング処理を行うことが可能となった。また、エッチ ングプロセス ステップの低減の検討や、エッチング速度の向上などの、プロ セス条件の開発が可能となった。本研究のドライアッシング処理による、環 境負荷軽減、省エネルギーなど、プラズマアッシング処理は、社会に貢献で きる技術である。

# 参考文献

- M. Saito, I. Touno, K. Omiya, T. Homma, and T. Nagatomo : "A Process for Photoresist Removal after Aluminum Etching Using Plasma Treatment in a Gas Containing Hydrogen", J. Electrochem. Soc., Vol. 149, pp. G451-G454 (2002).
- (2) M. A. Hartney, D. W. Hess, and D. S. Soane : "Oxygen plasma etching for resist stripping and multilayer lithography", J. Vac. Sci. Technol. B, Vol. 7, pp. 1-13 (1989).
- (3) J. A. Stefani, L. M. Loewnstein, and C. Michael : "The interaction of ion implantation with photoresist ashing: A statistical experimental design study ", J. Vac. Sci. Technol. A, Vol. 9, pp. 957-965 (1991).
- (4) F. Terai, H. Kobayashi, S. Katsui, N. Tamaoki, T. Nagatomo, and T. Homma : "High-Speed Rotating-Disk Chemical Vapor Deposition Process for In-Situ Arsenic-Doped Polycrystalline Silicon Films", Jpn. J. Appl. Phys., Vol.44, pp. 7883-7888 (2005).
- (5) A. Kondo, A. Nazri, Dagang, H. Motomura, and M. Jinno : "Characteristics of Low-pressure Xenon ICP discharge", 22nd Int. Symp. on Discharges and Electrical Insulation in Vacuum, pp. 612-615 (2006).
- (6) F. Terai, H. Kobayashi, K. Iyanagi, M. Yamage, T. Nagatomo, and T. Homma : "New Inductively Coupled Plasma System Using Divided Antenna for Photoresist Ashing", Jpn. J. Appl. Phys., Vol. 43, pp. 6392-6398 (2004).
- (7) S. Banna, A. Agarwal, K. Tokashiki, H. Cho, S. Rauf, V. Todorow, K. Ramaswamy, K. Collins, P. Stout, J. -Y. Lee, J. Yoon, K. Shin, S. -J. Choi, H. -S. Cho, H. -J. Kim, C. Lee, and D. Lymberopoulos : "Inductively Coupled Pulsed Plasmas in the Presence of Synchronous Pulsed Substrate Bias for Robust, Reliable, and Fine Conductor Etching", IEEE Trans. Plasma Sci., Vol. 37, No. 9, pp. 1730-1746 (2009).
- (8) M. Long : "Power efficiency oriented optimal design of high density CCP and ICP sources for semiconductor RF plasma processing equipment", IEEE Trans. Plasma Sci., Vol. 34, No. 2, pp. 443-454 (2006).

# 第7章 結論

#### 7-1 本研究の成果

本論文では、デバイス構造の三次元化、TSV エッチング処理には、ボッシュプロセスを用いた。従来用いた、プレーナ型エッチング処理に比べて、 TSV エッチング処理のエッチングの深さは、10 倍から 1000 倍となった。同様に 15 倍から 1500 倍の深穴エッチング処理時間と高周波インバータの電力が必要となる。

本研究では、プラズマ生成用、周波数 13.56 MHz の高周波インバータの消 費電力を、従来と比べて 54.8 % 削減を実現した。これは、工業的意義を示し、 省エネルギーによる *CO*<sub>2</sub> 削減が期待できる。

従来の高周波インバータでは、MOS-FET の並列接続に課題があり、2 個の MOS-FET と高周波変成器を使用した、プッシュプル回路を用いて、高周波出 力 250 W を実現した。MOS-FET アレイ 4 組と高周波出力合成器を用いて、 高周波出力 1 kW を実現した。

本研究では、高周波インバータに用いる、アキシャル構造 PCB を開発した。 高効率、高周波変成器と MOS-FET 4 個を並列接続した、MOS-FET 合計 8 個 を使用した、プッシュプル回路を用いて、高周波出力 1 kW を実現した。こ れは、電力損失の低減と小型化、高出力化について、工業的な意義を示した。

ボッシュプロセスは、CVD サイドポリマー生成処理とエッチング処理の 2 種類のプロセス処理を交互に 100 回程度、繰り返し処理を行う、半導体デバ イス製造に用いる深穴エッチング加工技術である。CVD サイドポリマー生成 処理(薄膜生成プロセス)と、エッチング処理(膜を削るプロセス)では、インピ ーダンスは大きく異なるため、各工程専用のプロセスチャンバーと専用の高 周波整合器が必要とされた。そして、専用プロセスチャンバー間を 搬送する 必要があった。

本研究では、高周波トランスと T 型高周波整合器を用いた、広域インピー ダンス高周波整合器を開発した。T 型高周波整合器では、従来の L 型高周波 整合器に比べて、周波数 13.56 MHz では、20 倍以上のインピダンス整合範囲 を実現した。

T型高周波整合器は、2種類以上の異なったプロセス処理の高周波整合が可能になった。プロセスチャンバー単体で、ボッシュプロセス処理すべてを行うことが可能となった。本研究のT型高周波整合器を用いることで、チャンバー間の搬送を約99%削減でき、生産性、経済性の向上を示し、工業的意義を示した。

従来、フォトレジストの剥離処理では、一般的にウエット剥離を用いた。 従来のL型高周波整合器を用いた、ドライアッシング処理では、160 Pa の高 圧プロセス処理において、ハンチング現象を起こした。設定電力 1 kW に対 して、反射波は最大 300 W となり、整合時間は 10 秒以上となった。等方エ ッチング処理に課題があった。

本研究での高周波トランスを用いた T 型高周波整合器では、広域インピー ダンス高周波整合の特性を生かしたドライアッシング処理では、160 Pa 高圧 プロセス処理の反射波は最大 45 W となり、整合時間は 0.1 秒となった。また、 従来の L 型高周波整合器に比べて、本研究の T 型高周波整合器は、整合時間 を 99 % 低減した。

フォトレジストのドライアッシング処理の実現は、産業廃棄物の削減、環 境負担の軽減、省エネルギーからも研究の意義は大きく、経済的な観点から 工業的意義を示した。

# 7-1.1 アキシャル構造を用いた、高効率高周波インバータ

- (1) 従来の高周波インバータでは、MOS-FET 2 個と高周波出力変成器を用いて、プッシュプル回路を構成した。MOS-FET アレイ 4 組と高周波出力 合成器を用いて、高周波出力 1 kW を実現した。
- (2) 本研究の高周波インバータでは、アキシャル構造 PCB を用いた MOS-FET アレイと、高効率、高周波出力変成器を用いたプッシュプル回路

を用いた。また、MOS-FET アレイ単体で高周波出力 1 kW 以上となったため、高周波出力合成器を必要としない。

- (3) 従来型、高周波インバータでは、周波数 13.56 MHz、高周波出力 1 kW に対して、消費電力は 2017.9 W 、電力変換効率は、49.6 % となった。 高周波出力 40 W から 1 kW の電力変換効率は、43.7 % から 69.1 % と なった。論理値 78.5 % との乖離は、34.8 % から 9.4 % と電力損失が大 きい。
- (4) 本研究で用いた高効率型、高周波インバータは、周波数 13.56 MHz、高周波出力 1 kW に対して、消費電力は 1449 W、電力変換効率は 69.6 % となった。高周波、電力変換効率の論理値 78.5 % との乖離も 8.9 % と少ない。高効率型、高周波インバータは、高周波出力 40 W から 1 kW の電力変換効率は、69.6 % から 75.8 % となった。論理値 78.5 % との乖離は、2.7 % から 8.9 % と良好な結果となった。

# 7-1.2 高周波出力変成器

- (1) 従来の高周波インバータでは、MOS-FET の並列接続が出来ないため、 従来の高周波変成器は、フェライトコアの材質 43 を用いた。高周波出 力変成器と合計 2 個の MOS-FET を用いた、プッシュプル回路を構成し て、高周波出力 250 W を実現した。また、MOS-FET アレイ 4 組と高周 波出力合成器を用いて、高周波出力 1 kW を実現した。
- (2) 本研究では、高周波インバータに用いる、MOS-FET アレイのアキシャ ル構造 PCB を開発した。高効率、高周波変成器には、フェライトコア の材質 67を用いた。MOS-FET 4 個を並列接続した、MOS-FET を合計 8 個を用いてプッシュプル回路を構成した。また、MOS-FET アレイ 1 組 を用いて、高周波出力 1 kW を実現した。これにより、高周波インバー タにおける、電力損失の低減と小型化、高出力化について、工業的な意 義を示した。

- (3)本研究では、高周波出力変成器の電力損失の測定方法について、インピーダンス 50 Ω を用いた、電力損失について、実験と評価を行った。高周波出力変成器の入力には高周波インバータを、出力には終端抵抗50 Ωを使用した、インピーダンス 50 Ω 負荷を用いた、高周波出力変成器の電力損失の測定方法を提案した。
- (4) 高周波出力変成器の電力損失の測定方法において、フェライトコアの新たな選定、評価方法を行い、周波数 13.56 MHz での高周波出力変成器に用いる、フェライトコアの材質を選定した。
  従来、高周波出力変成器のフェライトコアの材質 43 に対して、本研究で用いた、フェライトコアの材質 67 では、電力損失を 96 %低減できた。フェライトコア材質 43 は、高周波入力 800 W時に 123 ℃となった。材質 43 のキュリー温度が 125 ℃のため、実用、最大高周波入力は 600 W 程度となった。フェライトコアの材質 67 材は、高周波入力 1 kW 時に 60 ℃となった。

#### 7-1.3 高周波出力合成器

- (1) 従来の高周波インバータでは、高周波変成器と合計 2 個 MOS-FET を用 いたプッシュプル回路を構成して、高周波出力 250 W を実現した。ま た、MOS-FET アレイ 4 組と高周波出力合成器を用いて、高周波出力 1 kW を実現した。
- (2) 高周波出力合成器の電力損失の測定には、バードメータを用いた。高周 波出力合成器 2 組を使用し、入力には、高周波インバータを、出力に は、終端抵抗 50 Ω を用いた。インピーダンス 50 Ω での電力損失の評価 実験では、高周波インバータ出力 1 kW に対して、高周波出力合成器の 電力損失は、21.9 W となった。高周波出力合成器の温度は自然空冷で は 19.2 ℃の温度上昇となった。

- (3) 高周波出力合成器では、第一段階、第2段階、および出力部で構成されている。第1段階は、入力4ポートから出力2ポートに高周波電力合成を行う。第2段階は、入力2ポートから出力1ポートに高周波電力合成を行う。出力部は、第2段階の出力インピーダンス12.5Ωからインピーダンス変換にて、出力インピーダンスを50Ωに変換する。
- (4) 高周波出力合成器の電力損失と発熱は、第1段階(高周波入力 500W)、
   第2段階(高周波入力1kW)、出力部(高周波入力1kW)での電力損失は
   5.9W、5.25W、12.9Wとなった。電力損失の合計は、24.1Wとなり、
   これは、高周波出力合成器全体の電力損失 21.9Wに対してほぼ一致した。

# 7-1.4 ボッシュプロセスに用いた、高周波整合器

- (1) ボッシュプロセス処理の特徴は、サイドポリマー生成処理とエッチング 処理を交互に 100 回、程度繰り返す深穴エッチング加工技術である。エ ッチング加工を 100 回程度繰り返すことによりデバイス側壁には、貝の 殻に似た波状の表面荒れがおこる、その表面荒れをスキャロップとい う。ボッシュプロセス処理では、エッチングの形状、エッチング深さ、 エッチングレートやスキャロップ形状は、高周波整合器の入射波と反射 波が大きく関わっている。
- (2) 半導体デバイス製造装置では、従来用いた、プレーナ型デバイス構造に おいて、エッチング処理の深さは 0.1 µm から 5 µm となった。デバイス 構造の三次元化、TSV エッチング処理の深さは、50 µm から 500 µm とな った。
- (3)従来用いた L 型高周波整合器では、プラズマ励起時のインピーダンス変動に対して、高周波整合動作が追従出来ないため、反射波が発生していた。反射波により、高周波電力の実行電力が減少して、プラズマ消失を招いていた。

- (4)本論文では、プラズマ生成用、高周波インバータの高周波、電力変換効率の向上について研究を進めた。ボッシュプロセスで用いた、エッチングプロセス処理と CVD サイドポリマープロセス処理の2種類のプロセスを、単一チャンバーでの処理を目標とし、本研究では、高周波トランスを用いたT型高周波整合器について、研究、実験、評価を行った。
- (5)本研究の高周波整合器では、高周波トランス(lt:5t)とT型高周波整 合器を用いた。高周波トランス(lt:5t)によりインピーダンスを25倍 大きく変換することで、高周波プラズマ励起時の過電流抑制に効果が得られた。T型高周波整合器と、高周波トランスの接続を平衡接続することで、インピーダンスの整合範囲を広げ、インピーダンス変換比を1: Nと可変することで、高速、高周波整合を可能とした。

# 7-1.5 アッシングプロセスに用いた、高周波整合器

- (1)本研究では、高周波トランスを用いた、T型高周波整合器の広域インピーダンス整合を生かして、フォトレジストの剥離処理を、従来のウエットアッシング処理から高周波プラズマを用いた、ドライアッシング処理を試みた。
- (2)従来用いた L 型高周波整合器では、プラズマ励起時のインピーダンスの 変動に対して、高周波整合動作に追従が出来ないため、反射波が発生し ていた。反射波電力により、高周波電力が減少して、プラズマの消失を 招いていた。
- (3)従来用いた、L型高周波整合器の整合範囲を、図 6-14 スミスチャートに示したが、インピーダンス整合範囲は、狭い範囲に限定されていた。ドライアッシング処理における、160 Pa 高圧プロセス条件では、高周波設定電力1 kW に対して、反射波電力は乱調(ハンチング)現象により300 W から数 W を 1 秒間隔で 10 秒以上繰り返した。
- (4)本研究では、T型高周波整合器と高周波トランス(lt:5t)を用いて、インピーダンスを25倍に高めることで、プラズマ励起時のICPコイルの過電流抑制に効果が得られた。
- (5) 本研究に用いた、T型高周波整合器は、ICP コイルと高周波トランス接続を平衡接続した。インピーダンスの変換比を 1:N と可変することで、 インピーダンスの整合範囲を広げ、高速、高周波整合を可能とした。
- (6) 本研究に用いた、T型高周波整合器では、混合ガス圧力160 Paの高圧ア ッシングプロセスに対して、高周波トランスの相互インダクタンス(M) を真空可変コンデンサを可変することにより 0.1 秒で高周波整合を完了 した。
- (8) 混合ガス圧力 160 Paの高圧アッシングプロセス条件では、高周波プラズマ励起による、混合ガス圧の上昇に伴うインピーダンスの変動と、APC 圧力調整弁動作による、圧力の上昇下降に伴う、インピダンスの変動に対して、高周波整合動作は、0.1 秒、反射波電力は、1 W 以下となった。

## 7-2 今後の課題と展望

本研究では、高周波出力変成器には、周波数 13.56 MHz での電力損失および発熱が最も低い、フェライトコアの材質 67 を用いた。

高周波インバータに用いる、MOS-FET 入力波形を正弦波とした本研究では、 良好な結果が得られた。従来用いたプッシュプル型高周波インバータに比べ て、本研究で用いた高効率高周波インバータは、電力損失を 54.8 %低減した。 これは、工業的意義と省エネルギーや CO<sub>2</sub> 削減に対して有効性を示した。

本研究で提案した、高周波トランスを用いた T 型整合器では、反射波電力 を低減し、有効波電力を高め、プラズマ励起を安定に保った。

高周波トランスを用いることで、広範囲インピーダンスの整合動作が可能

となり、様々な用途に高周波機器を用いることが可能となった。これは、本 研究の高周波トランスを用いた、T型整合器の工業的意義を示した。

LCD 製造装置、太陽電池製造装置に用いる、プラズマ生成用、高出力、高 周波インバータでは、高周波出力 10 kW から 100 kW に本研究の高効率イン バータを用いることで、損失電力の大幅な削減と小型化が可能となる。

本研究のフェライトコアの 50 Ω インピーダンスによる、電力損失の評価方法を用いることで、磁気共鳴画像(Magnetic Resonance Imaging, MRI)をはじめとした高周波機器に用いる、大電力用フェライトコアの高周波、電力損失の測定が可能となった。その応用範囲は広く、高周波電力用フェライトコアの評価方法としての工業的意義を示した。

LCD 製造装置をはじめ、太陽電池製造装置に用いる、高周波プラズマ発生 装置では、プロセスチャンバー体積の大きな高周波プラズマ機器に対して、 高周波トランスを用いた T 型高周波整合器の広域整合特性を用いることで、 整合動作を行うことができる。

高周波トランスを用いた T 型高周波整合器を用いることで、様々なプロセ スチャンバーのインピーダンス負荷へ高周波電力を安定供給できる。また、 高周波整合範囲は広域となり、応用範囲は広く本研究の工業的意義を示した。

今後の課題として、本研究に用いた DC 電源の最大電流が 50 A のため、フ ェライトコア材質 67 の最大高周波出力と最大出力時の温度が未解明である。 そのため、実験環境を見直し今後解明を進める。

本研究で用いた高周波インバータは線形増幅のため、高周波変換効率の理 論値は、78.3%となる。今後の課題として、高周波インバータの電力変換効 率の向上を目指して、矩形波を用いた高周波インバータの開発を進める必要 がある。また、矩形増幅の高周波変換効率の理論値は90%以上であり矩形波 の電力損失の解析が必要と考える。

173

## 謝辞

本論文の作成にあたり、終始懇切なるご指導とご助言を賜りました、 芝浦工業大学工学部電子工学科(理工学研究科 機能制御システム専攻) 本間哲哉教授に、心から感謝申し上げます。

本論文をまとめるにあたり、有益なご教示を賜りました、芝浦工業大学工 学部 電子工学科 上野 和良 教授、同 小池 義和 教授、工学部電気工学科 藤田 吾郎 教授、東京工科大学 工学部 電気電子工学科 高木 茂行 教授に厚く感謝 申し上げます。

本論文は、筆者がサンセイ ジェネリック株式会社でプラズマ生成装置の高 周波インバータ、および高周波整合器に関する研究、開発の業績をまとめた ものである。

研究を進めるにあたり、芝浦工業大学大学院博士課程への入学など、十分 な機会と環境を与えて頂きました、齋藤誠博士に深く心から感謝申し上げま す。

株式会社東芝 生産技術センター メカトロソリューション推進部シニアフ ェロー 寺井 藤雄 博士、ならびに、東芝 IT コントロールシステム 取締役 検 査・メカトロシステム事業部 事業部長 土屋 均 博士には、暖かい励ましをい ただき、大変お世話になりました、深く感謝いたします。

# 本研究に関する論文、学会発表等

#### 1. 本研究に関する発表論文

- (1). 杉本 一弘、濱岡淳二、奥野雅之、迫邦洋、本間哲哉、"プラズマ生成用電源におけるプッシュプル型 MOS-FET インバータの電力変換効率と損失電力", 電気学会論文誌 136 巻 8 号 D 分冊, pp. 511-521 (2016).
- (2). **K. Sugimoto**, M. Watakabe, M. Okuno, T. Homma, "Stabilization of Impedance Matching System Using RF Transformer", T. IEEJapan, Vol. 136-A, No. 7, pp. 404-408, (2016).

#### 2. 本研究に関する学会発表

- (1). 杉本 一弘、濱岡淳二、迫邦洋、本間哲哉、"ボッシュプロセスにおけるプ ラズマ発生時の入射波と反射波",2016 年 IEED Japan Annual Meeting 放電 学会年次大会, A-1-2.(2016 年 11 月 26 日 東京都市大学 横浜キャンパス), pp.2-3.
- (2). 杉本 一弘、渡壁峰生、迫邦洋、本間哲哉、"高周波出力変成器の電力損失 と発熱",2016年 IEED Japan Annual Meeting, 放電学会年次大会,C-1-5. (2016 年 11 月 26 日 東京都市大学 横浜キャンパス), pp.32-33.
- (3). 杉本 一弘、渡壁峰生、奥野雅之、本間哲哉、"ICP 装置における不平衡接続 続および平衡接続のアンテナ電位の比較",2015 年 IEED Japan Annual Meeting 放電学会年次大会, A-1-4.(2015 年 12 月 5 日防衛大学), pp.9-10.
- (4). 杉本 一弘、濱岡淳二、本間哲哉、"ICP 装置における不平衡接続および平 衡接続間での圧力変動に対する反射波比較", 2014 年 IEED Japan Annual Meeting 放電学会年次大会,A-1-3.(2014 年 12 月 6 日 東京電機大学 東京千 住キャンパス), pp.14-15.

#### 3. その他の学会発表等

- 杉本 一弘、渡壁峰生、"ICP 装置における不平衡接続および平衡接続間での Antenna Potential の比較",2013 年 IEED Japan Annual Meeting 放電学会学年次大会, c-1-2. (2013 年 11 月 30 日 首都大学東京 南大沢キャンパス), pp.31-32.
- (2). 杉本一弘、濱岡淳、"インピーダンス整合器の安定化", 2012年 IEED Japan Annual Meeting 放電学会学年次大会, C-2-5.(2012年12月1日 芝浦工業大 学 芝浦キャンパス), pp.61-62.
- (3). 杉本 一弘、渡壁峰生、"インピーダンス整合器の高速化",2012 年 IEED Japan Annual Meeting 放電学会学年次大会, C-2-6.(2012 年 12 月 1 日 芝浦 工業大学 芝浦キャンパス), pp.63-64.
- (4). 杉本一弘、講演タイトル"半導体最新微細加工技術"、講演要旨 "2X~3 X nm Etching および、 System、高圧 ICP Plasma System", SEMI FORUM JAPAN 2011,(2011年5月31日グランキューブ大阪).
- (5). 杉本 一弘、講演タイトル"RF Matching Unit",講演要旨"RF Plasma 高速 Matching System",ISMI / SEMATEC Japan in 2009, (2008 年 9 月 16 日 Hyatt Regency Tokyo).
- (6). 杉本 一弘、講演タイトル"半導体微細加工技術",講演要旨"2X~3Xnm Etching System および、高速 ICP Plasma System",ISMI/SEMATEC USA in 2008,(2008年11月12日 ISMI / SEMATEC in Austin TX).
- (7). 杉本 一弘、講演タイトル"半導体微細加工技術", 講演要旨"2X~3Xnm Etching System および、高速 ICP Plasma System", ISMI / SEMATEC Japan in 2008,(2008年10月31日 Hyatt Regency Tokyo).
- (8). 杉本 一弘、川崎 篤、吉見 武夫、相馬 平和、高村 純、"モノ作りの発展 に寄与する企業へ 民間 /大学 /行政 の連携が重要"、 電子ジャーナル (2007 年、8月号,pp.34-38.
- (9). 杉本一弘、"RF 電源機器類の新たな開発挑戦"講演要旨"デジタル回路技術 とソフト処理技術を駆使しプロセスウインド拡大"、SEMI News 2003(Oct.2003),pp.20-21.
- (10). 杉本 一弘、"RF 電源機器類の新たな開発挑戦"講演要旨"デジタル回路技術とソフト 処理技術を駆使しプロセスウインド拡大"、SEMI Vol.19 No.5 2003 SEMI Home Page.
- (11). **杉本**一弘、"RF Plasma 機器類の新たな開発挑戦"、 TMS 研修会、講演会、 第 23 回 2001.

#### 4.特許登録および出願

## 4-1. 国内登録特許(3件)

- (1). 杉本 一弘、寶諸 正明、"画像の色補正方法"、P3590568(登録日:2004年8月27日).
- (2). 杉本 一弘、山岡 隆浩、木之下 誠、"高周波電力テスター"、P3378233(登録日:2002年12月6日).
- (3). 杉本 一弘、山岡 隆浩、木之下 誠、"高周波トランス"、P3692281(登録 日:2005年6月24日).

### 4-2. 国内公開特許(1件)

(1). 杉本一弘、山岡隆浩、木之下誠、"同軸ケーブルなどの安全ロック方法と 装置"、P2002-8783(公開日:2002年1月11日).